- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
研究生电类综合实验 (C1 )
院 系:材料科学与工程学院
姓 名: 张 雪
学 号: 515116002080
指导教师:蒋立平
实验日期: 2016.3.15
电 话:
成 绩: ____________________
多功能计时电路的设计 —— 数字钟
1.设计内容简介
要求大家运用所学集成电路的工作原理和使用方法, 学会在单元电路的基础
上进行小型数字系统设计。要求设计一个数字计时器,可以完成 0 分 00 秒— 9
分 59 秒的计时功能,并在控制电路的作用下具有开机清零、快速校分功能。采
用中小规模集成电路实现, 培养大家分析问题解决问题的能力, 提高大家设计电
路、调试电路的实验技能。
设计制作一个 0 分 00 秒~ 9 分 59 秒的多功能计时器,设计内容如下:
1)设计一个脉冲发生电路,为计时器提供秒脉冲( 1HZ)。
2)设计计时电路:完成 0 分 00 秒~ 9 分 59 秒的计时、译码、显示功能;
3)设计清零电路: 具有开机自动清零功能, 并且在任何时候, 按动清零开关,
可以对计时器进行手动清零。
4)设计校分电路:在任何时候,拨动校分开关,可进行快速校分。(选做)
5)系统级联。将以上电路进行级联完成计时器的所有功能。
2.总体电路连接图
图 1.0 总体电路连接图
3. 实验原理及框图
图 1.1 三位计时器示意图
计时电路示意图如图 1.1 所示,计时电路完成计时功能,并且将计时结果传送至
显示电路,进而实现显示功能。原理框图如图 1.2 所示,主要由计时电路,秒信号发
生电路,清零电路和译码显示电路组成。 计时电路在秒信号的作用下, 产生 0:00~9:59
的循环计时,清零电路控制计时电路的清零端,实现时钟的清零,最终将计时电路的
输出送至译码显示电路,实现时钟的显示。
图 1.2 数字钟的原理框图
4 单元电路设计
1.秒信号发生电路
图 1.3 秒信号发生电路
秒信号发生电路为计时电路提供驱动信号,电路原理如图 1.3 所示。为提供
15
较为精确的秒信号, 本设计中振荡电路采用 2 Hz 的石英晶体管为主体的晶振电
路,并作为电路的秒信号源。由于振荡电路产生的源信号为 215Hz ,而秒的基准
15
信号频率为 1Hz,则需要对 2 Hz 信号进行分频,得到 1Hz 信号。分频器采用
CD4060 和 74LS74 来实现, CD4060 为 14 位二进制串行计数器,各管脚功能如
表 1.1 所示,功能表如表 1.2 所示。虽然 CD4060 内部有 14 级由 T 触发器构成的
二分频器,但实际输出端只有 10 个: Q4~Q10、Q12~Q14。Q1~Q3 以及 Q11 并不引
出。、、CP 为晶振电路的引出端,需接外部石英晶体。 Cr 为复零端,为高电平
文档评论(0)