实验四 双稳态触发器.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验四双稳态触发器 一、实验目的 1.熟悉并验证触发器的逻辑功能和触发方式。 2.掌握集成JK和D触发器的使用方法和逻辑功能的测试方法。 3.掌握用JK或D触发器组成分频器的方法。 二、实验原理及实验资科 触发器是一个具有记忆功能的二进制信息存储器件,是构成多种时序电路的最基本逻辑单元。触发器具有两个稳定状态,即0和1,在适当触发信号作用下,触发器的状态发生翻转,即触发器可由一个稳态转换到另一个稳态.当输入触发信号消失后,触发器翻转后的状态保持不变(记忆功能)。 根据电路结构的不同,触发器的触发方式不同,有电平触发,主从触发和边沿触发。根据功能的不同,触发器有RS触发器,JK触发器,D触发器,T触发器,T′触发器等类型。集成触发器的主要产品是JK触发器和D触发器,其他功能的触发器可由JK,D触发器进行转换。电路结构和触发方式与功能无必然联系。比如JK触发器既有主从式的,又有边沿式的,而主从触发器和边沿触发器都有RS、JK、D触发器。 带清除和预置端的高速CMOS双JK负沿触发器CC74HC112(74HC112) 功能如表5-1所示。 图5-3 图5-3 CC74HC112外引线排列图 图5-2 T1074、T4074外引线排列图 (2)外引线排列见图5-3。 2.带清除和预置端的TTL维持一阻塞双D触发器T1074(7474)和T4074(74LS74) (1)功能见表5-2。 (2)外引线排列见图5-2。 表5-2T1074、T4074功能表 RD SD CP D 功能名称 1 0 1 0 置位 0 1 0 1 复位 0 0 1 1 不允许 1 1 0 0 1 送数 1 1 1 1 0 1 1 Q Q Qn 翻转 三、实验内容与步骤 (一)JK触发器74112 1.复位、置位功能 将74112芯片的J端,K端、RD和SD端各接到实验箱的一个“0”、“1”电平开关上,CP接到实验箱的常1单次脉冲按钮开关上,Q和Q各接到一个电平指示灯上。接通芯片电源。操作电平开关,完成表5-3规定的实验内容。注意,在做表中第5行实验时,先将RD和SD接到同一个“0”、“1”电平开关上。操作完成后恢复原来的接线。记录时对第3~5行可作简要的文字说明。 2.逻辑特性 接线同1。操作电平开关和单次脉冲按钮开关,完成表5-4规定的实验内容,其中Qn状态通过操作RD和SD的电平开关实现。实验时注意这些开关的操作顺序,并观察Qn+1的出现对应CP脉冲的哪一个边沿(上升还是下降沿),作好记录。 (二)TTL双D触发器T1074(7474)或T4074(74LS74)(建议优选T4074) 1.复位、置位功能 将芯片中一个触发器的RD、SD和D端各接到实验箱的一个“0”、“1”电平开关上,CP端接到实验箱的常0按钮开关上,Q和Q各接到一个电平指示灯上。接通芯片电源。 操作电平开关,仿照表5-3,完成D触发器的复位、置位实验。 2.逻辑特性 接线同1。操作电平开关和按钮开关,完成表5-5规定的实验内容。其中Qn的状态通过操作RD或SD的电平开关来实现。实验时注意这些开关的操作顺序,并观察Qn+1的出现对应CP脉冲的哪一个边沿(上升沿还是下降沿),作好记录。 五、实验结果及数据处理 JK触发器74112复位、置位功能和逻辑功能 表5-3T1072复位、置位功能 RD SD J K CP Q Q 1 0 1 1 1 0 0 1 1 0 1 1 不定 不定 表5-4T1072逻辑功能 RD SD J K CP Qn Qn+1 1 1 0 0 0 0 1 1 0 0 1 0 1 1 0 1 0 0 1 1 0 1 1 0 1 1 1 0 0 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 由实验数据分析得JK触发器能够实现低电平置位和复位功能但当置位和复位同时为有效电平时,输出不能确定。JK触发器正常工作时,状态转换需要输入时钟信号的下降沿触发,而且输出满足Qn+1 TTL双D触发器T1074复位、置位功能和逻辑功能 表5-5T4074逻辑功能 RD SD D CP Qn Qn+1 1 1 0 0 0 1 1 0 1 0 1 1 1 0 1 1 1 1 1 1 分析实验结果可知,T4074能够实现低电平直接置位和复位的功能,但当二者同时有效时,输出都为高电平,不符合互不输出的要求,因此不允许同时有效。当芯片正常工作时,为信号序列上升沿触发,并且满足Qn+1 六、实验注意事项: ·实验者的双手应在实验前放电(例如在暖气管道或水管上放电),并避免在实验过程中触摸干燥织物。 ·接线、拆线必须切断电源进行。 ·实验操作时,应先接通实验芯片的电源后接通信号源;先断开信号源后断开电源。最坏情况是电源和信号源二者同时通断,但无论如何也不能颠倒操作次

文档评论(0)

yuguanyin2015 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档