基于FPGA的三相正弦信号发生器设计.PDFVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的三相正弦信号发生器设计.PDF

第10卷 第2期 Vol.10 No.2 2008年2月 设计参考 Feb. 2008 基于FPGA的三相正弦信号发生器设计 1 1 2 王飞,刘平,魏妙飞 (1.西安电子科技大学电子工程学院,陕西 西安 710071; 2.西安德龙电子责任有限公司,陕西 西安 710077) 摘 要:介绍了直接数字频率合成 (DDS)技术的基本原理,给出了基于Altera公司FPGA器件 的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表 明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频 率可调。 关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号 0 引言 在控制和测量领域中,三相正弦信号发生器 是一种应用非常广泛的信号源。而一个良好的三 相正弦信号源所输出的基准正弦信号的幅值和频 率应高度稳定,且应失真小,带负载能力强,三 相对称度好。现在,利用直接频率合成 (DDS) 技术产生的波形信号能很好的满足这些要求。 图1 DDS的原理框图 DDS技术是一种新型全数字频率合成技术,可直 时钟周期与相位累加器累加一次,然后再将得到 接从相位出发合成所需的波形。它在相对带宽、 的N位二进制码与相位控制字P相加后送到ROM 频率转换时间、相位连续性、正交输出、高分辨 中对其进行查表。通过ROM可将相位值转换为与 力等方面具有显著的特性。为此,本文基于DDS 之对应的D位幅度码S(n),然后经D/A转换器变 的基本原理,并使用Altera公司的FPGA芯片完成 成阶梯波S(t),再经过低通滤波器平滑后,就可 了一个三相正弦信号发生器的设计。 以得到合成的信号波形。合成的信号波形形状取 决于波形ROM中存储的幅度码,因此,DDS可以 1 DDS的工作原理 产生任意波形。 DDS的工作原理是以数控振荡器的方式产生 2 三相正弦发生器的设计 频率和相位可控的任意波形。DDS电路一般包括 基准时钟、频率累加器、相位累加器、控制相位 实现相位互差120°的三相正弦信号发生器的 的加法器、幅度/相位转换电路、D/A转换器和低 原理与单相实现方法基本一致,不同点在于三相 通滤波器 (LPF),其原理框图如图1所示。图中, 发生器使用了两个具有固定相偏的相位控制加法 K为频率控制字,P为相位控制字,f为参考时钟 c 器,和三个用于存储相同正弦码表的波形存储 频率,N为累加器的位数,D为数据存储器输出 器。本设计可在quartusII软件下完成,利用软件 数据的位数,f 为输出频率。 o 提供的参数化宏功能模块库 (LMP),并通过改变 DDS的工作过程是将频率控制字K在每一个 LMP中模块的某些参数,就可以达到设计要求。 其实现电路如图2所示。 收稿日期:2007-08-10 2008.2 39 第10卷 第2期 Vol.10No.2 2008年2月

文档评论(0)

153****2993 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档