无损数据压缩在载入存储测试系统中的应用.doc

无损数据压缩在载入存储测试系统中的应用.doc

  1. 1、本文档共36页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
太原科技大学毕业设计(论文) 32 - 毕 业 设 计(论 文) 题目:无损数据压缩在载入存储测试系统中的应用 2009年 6 月 13 日 PAGE I 目 录 TOC \o 1-3 \h \z \u 摘要 Ⅲ Abstract Ⅳ 第1章 引言 - 1 - 第2章 数据压缩技术 - 3 - 2.1 数据压缩概述 - 3 - 2.2 数据压缩的目的和意义 - 3 - 2.2.1 数据压缩的目的 - 3 - 2.2.2 数据压缩的可能性 - 4 - 2.3 数据压缩的分类与标准 - 5 - 2.3.1 数据压缩的分类 - 5 - 2.3.2 数据压缩的标准 - 5 - 2.4 数据压缩技术的研究现状及发展前景 - 6 - 2.4.1 研究现状 - 6 - 2.4.2 发展前景 - 6 - 第3章 适用于存储测试的压缩技术 - 8 - 3.1 游程编码概述 - 8 - 3.2 基本的游程编码 - 8 - 3.3 二值图像的游程编码 - 10 - 第4章 游程压缩算法的硬件设计 - 11 - 4.1 压缩算法描述 - 11 - 4.2 可编程逻辑器件及VHDL语言 - 11 - 4.2.1 器件特点 - 11 - 4.2.2 可编程逻辑器件设计流程 - 12 - 4.2.3 VHDL语言概述 - 13 - 4.3 数据压缩算法流程图 - 14 - 4.4 压缩系统的电路设计 - 15 - 第5章 CPLD控制电路仿真实验 - 17 - 5.1 MAX+plusII软件简介 - 17 - 5.2 波形仿真与分析 - 19 - 第6章 结论 - 27 - 6.1 本文总结 - 27 - 6.2 设计的优点与不足 - 27 - 参考文献 - 28 - 致谢 - 29 - 无损数据压缩在载入存储测试系统中的应用 摘要 无损数据压缩是可完全恢复原始数据而不引入任何失真的压缩。本论文使用了无损数据压缩中简单而易于硬件实现的游程压缩编码,并用VHDL硬件描述语言进行算法设计,最后用MAX+plusII软件对其进行仿真,结果与理论吻合。利用可编程逻辑器件CPLD实现了硬件数据的压缩,并通过串口通信,将压缩数据传入计算机读取数据。由于VHDL的广泛通用性,在硬件实现时,本论文运用了Xilinx公司的XCL3064XL芯片,并把它与单片机430F1612相连接,以便验证该硬件设计的可行性。 关键词:游程编码,压缩,存储,可编程逻辑器件 Application of the Lossless Data Compression in Writes down in the Memory Test System Abstract The lossless data compression can restore the original data completely, without any compression of the distortion. This paper has used the run-length compression encoding which is simple and easy to realize the hardware in the lossless data compression, carries on the programming with the VHDL hardware descriptive language to design arithmetic and emulates it with MAX+plusII software. The result and the theory are identical. Using programmable logic device CPLD, it realizes the hardware data compression and puts the results into the computer to read the data by a serial communication. Due to the widespread versatility of VHDL, this paper has utilized the XCL3064XL chip of Xilinx company and connects it with monolithic integrated circuit 43

文档评论(0)

zhuliyan1314 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档