Android智能终端硬件组成.pptx

  1. 1、本文档共41页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Android智能终端硬件组成五、Android软硬件开发主要内容一、Android嵌入式智能终端Android智能终端 =? 典型的嵌入式系统智能终端的必备组件高性能CPU:高性能嵌入式处理器大容量RAM和ROM:128MB RAM/128MBROM 显示屏; 大容量存储卡; 高像素摄像头; 3G、WIFI、蓝牙; GPS定位导航; 高清播放; 续航能力,低功耗; Android智能终端两大阵营之争2014年基于ARM的芯片出货量约120亿件,达到5.80亿美元(账面折合3.61亿英镑)。在市场中,约95%的平板电脑和智能手机使用ARM处理器。Android终端的两大分支ARM架构:/index.htmlgit:///platform/manifest.git?X86架构:?/projects/android-x86/Android体系结构嵌入式系统的硬件组成电源模块Flash外围电路嵌入式微处理器时钟模块RAM复位ROM 外设USBLCD键盘其他LCD触摸屏ARM处理器串口输入输出其他功能组件FLASHSDRAMNAND FLASHARM嵌入式系统 – ARM架构 嵌入式处理器(ARM) 总线 存储器 输入和输出IO和设备 显示设备 其他功能组件嵌入式处理器(ARM)已经不再是简单意义上的CPU了,在芯片内部还集成了丰富的接口和功能资源,极大地满足我们应用上的需要Atom(凌动)“嵌入式”系统 – X86架构二、S5PV210开发平台 — I核心板组成框图底板组成框图边板组成框图S5PV210实验平台接口资源中央处理器CPU: Samsung Cortex-A8处理器S5PV210,主频最高可达1GHz;外部存储器DDR2: 512MBNAND Flash (K9F8G08U0M):1GB7寸TFT真彩LCD,电阻式或电容式触摸屏;双SD卡/MMC卡接口;视频TV-OUT、VGA、HDMI高清输出接口;视频AV输入接口;2个串口,4个跑马灯接口,1个蜂鸣器,RTC电路;1个100M网口;S5PV210实验平台接口资源(cont.)4个USB主,1个USB OTG接口;1个音频输入输出接口,双声道扬声器接口;键盘接口;SD WIFI接口;CAMERA接口;可扩展Zigbee传感网PAN网关,3G模块扩展等;边板作为嵌入式相关接口的扩展板,标配8个跑马灯、6个7段数码管、1个点阵LED、1个直流电机、1个步进电机、1个CAN接口;另可选配GPS/GPRS模块;可外扩DSP54XX扩展板、RFID扩展板、FPGA扩展板、工业扩展板、16种传感器等多种扩展板。S5PV210处理器接口资源S5PV210的Memory Map寻址空间是4GB前512M是Boot area接下是512M的DRAM0通道和512M的DRAM1通道,是存储器的地址,用于DDR2 RAM寻址的,共1GB后面是5个128M的SROM (Bank0~Bank1),用于总线型设备寻址接着256M的Nand和OneNand控制器寄存器和256M的MP3_SRAM输出缓存包含64KB IROM??和?128KB IRAM做为internal memory,一般是启动时用到的最后面512M就是SFR了(特殊功能寄存器)硬件结构与设计 — NAND FLASH三星的NANDFLASH芯片K9F8G08U0M,SLC(Single Level Cell)架构系列,1GB的存储容量,为非易失性存储器。硬件结构与设计 — 启动配置S5PV210支持多种设备启动,我们常用的就是UART、USB、NAND FLASH、SDMemory,选择何种设备,是由OM0∽OM5的预置值决定。硬件结构与设计 — AV视频输入通过视频解码芯片SAA7113H实现,它可以输入4路模拟视频信号,通过内部寄存器的不同配置可以对4路输入进行转换,输入可以为4路CVBS或2路S视频(Y/C)信号,输出8位VPO总线,为标准的ITU 656、YUV 4:2:2格式。硬件结构与设计 — SD/MMCCPU共给出了四组SDIO。本电路中用SDIO0作为系统启动。SDIO2为正常的SD/MMC卡接口,SDIO3为WIFI的数据线。 电路中,数据线都需上拉10K的电阻。判断SD/MMC是否插入通过CDN来判定。SDIO3作为WIFI用,就不需要此信号进行检测。硬件结构与设计 — 音频音频采用WM8580音频CODEC芯片,WM8580是一款带有S/PDIF收发器的多路音频编码解码器(CODEC),特别适用于DVD以及需要有环绕立体声处理的家用高保真音响、汽车和其它视听设备等应用。 模数转换器(ADC),支持16~32位字长的数字音频输出及8kHz~192kHz的采样率。硬件结构与设计 — 串口UART2作为调试通

您可能关注的文档

文档评论(0)

a13355589 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档