单片机与FPGACPLD接口逻辑设计 EDA论文.docVIP

单片机与FPGACPLD接口逻辑设计 EDA论文.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
单片机和FPGA/CPLD接口逻辑设计 论文作者姓名: ________________ 作 者 学 号: ___________ 所 在 学 院:物理和电子学院 _______ 所 学 专 业:通信工程 ___ 论文完成时间:2013年6月15日______ 2013年 6 月 15 日 目录 TOC \o 1-3 \h \z \u 一、绪论 3 (一)设计思想 3 二、单片机和FPGA的接口方式及总线接口逻辑设计 3 (一)单片机和FPGA的接口方式 3 1、单片机和FPGA的接口方式 3 (1)总线方式 3 (2)独立方式 4 2、总线接口逻辑设计 5 (1)设计思想方案 5 (2)总线接口设计过程论述 6 (3)接口VHDL的部分程序及仿真结果 8 (4)结果分析 8 附录 9 单片机和FPGA/CPLD接口逻辑设计 【摘 要】单片机具有传输速度快、可靠性高、使用灵活等优点,常常作为一种通信接口规范使用在PC外设和便携式系统中。设计一种基于MCS-51单片机和FPGA/CPLD的总线接口逻辑电路,实现单片机和可编程逻辑器件数据和控制信息的可靠通信,使可编程逻辑器件和单片机相结合,优势互补,组成灵活的、软硬件都可现场编程的控制系统。结果表明该总线接口逻辑电路工作稳定、可靠, 使MCS-51单片机和FPGA/CPLD能够完美结合。 【关键词】单片机 总线接口 FPGA/CPLD 可编程逻辑器件 一、绪论 (一)设计思想 FPGA作为一种新型的可编程逻辑器件,可以取代现有的全部微机接口芯片,实现微机系统中的存储器、地址译码等多种功能,具有更高的密度、更快的工作速度和更大的编程灵活性,被广泛的使用于各种电子类产品中。单片机具有性能价格比高、功能灵活、易于人机对话和良好的数据处理能力等特点;PLD则具有高速、高可靠以及开发便捷规范等方面的优点,以此两类器件相结合的电路结构在许多高性能仪器仪表和电子产品中被广泛使用。FPGA是一种新兴的可编程逻辑器件(PLD),和其它PLD相比,具有更高的密度、更快的工作速度和更大的编程灵活性。 二、单片机和FPGA的接口方式及总线接口逻辑设计 (一)单片机和FPGA的接口方式 1、单片机和FPGA的接口方式 单片机和FPGA的接口方式一般有两种,即总线方式和独立方式。MCS-51单片机具有很强的外部总线扩展能力,利用片外三总线结构很容易实现单片机和FPGA的总线接口,而且单片机以总线方式和FPGA进行数据和控制信息通信也有许多优点:速度快;节省PLD芯片的I/O口线;相对于非总线方式,单片机编程简捷,控制可靠;在FPGA中通过逻辑切换,单片机易于和SRAM或ROM接口[3]。 (1)总线方式 MCS-51单片机具有很强的外部总线扩展能力,利用片外三总线结构(即数据总线、地址总线、控制总线)很容易实现单片机和FPGA/CPLD的总线接口。 其基本原理框图如图1所示。 单片机和FPGA/CPLD以总线方式通信的逻辑设计,重要的是要详细了解单片机的总线读写时序,根据时序图来设计逻辑结构,其通信的时序必须遵循单片机内固定的总线方式读/写时序。FPGA/CPLD的逻辑设计也相对比较复杂,在程序设计上必须和接口的单片机程序相结合,严格安排单片机能访问的I/O空间。但是,单片机以总线方式和FPGA/CPLD进行数据和控制信息通信也有许多优点: ①速度快。其通信工作时序是纯硬件行为,对于MCS-51单片机,只需一条单字节指令就能完成所需的读/写时序,如/MOV @DPTR,A0和/MOVA,@DPTR0。 ②节省PLD芯片的I/O口线。仅通过19根I/O口线,就能在FPGA/CPLD和单片机之间进行各种类型的数据和控制信息交换。 ③相对于非总线方式,单片机编程简捷,控制可靠。 ④在CPLD/FPGA中通过逻辑切换,单片机易于和SRAM或ROM接口。这种方式有许多实用之处,如利用类似于微处理器系统的DMA的工作方式,首先由FPGA/CPLD和接口的高速器件进行高速数据采样,并将数据暂存于SRAM中采样结束后,通过切换,使单片机和SRAM以总线方式进行数据通信,以便发挥单片机强大的数据处理能力。 (2)独立方式 和总线接口方式不同,几乎所有单片机都能以独立接口方式和FPGA/CPLD进行通信,其通信的时序方式可由所设计的软件自由决定,形式灵活多样。其最大的优点是FPGA/CPLD中的接口逻辑无需遵循单片机内固定总线方式的读/写时序。FPGA/CPLD的逻辑设计和接口的单片机程序设计可以分先后相对独立地完成。事实上,目前许多流行的单片机已无总线工作方式,采用独立方式可以很好地使它们和FPGA/CPLD结

文档评论(0)

139****4073 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档