第20章 门电路和组合逻辑电路 20.1 脉冲信号 1. 模拟信号 20.2 基本门电路及其组合 20.2.1 逻辑门电路的基本概念 1. “与”逻辑关系 2. “或”逻辑关系 3. “非”逻辑关系 1. 二极管“与” 门电路 1. 二极管“与” 门电路 2. 二极管“或” 门电路 2. 二极管“或” 门电路 3. 晶体管“非” 门电路 20.3 TTL门电路 20.3.1 TTL“与非”门电路 3. TTL“与非”门特性及参数 (2)TTL“与非”门的参数 20.3.2 三态输出“与非”门 20.3.2 三态输出“与非”门 20.5 逻辑代数 1. 常量与变量的关系 20. 5. 3 逻辑函数的化简 1. 用 “与非”门构成基本门电路 20.6 组合逻辑电路的分析与综合 20. 6. 1 组合逻辑电路的分析 20.6.2 组合逻辑电路的综合 20.7 加法器 20.7 加法器 20.7.1 半加器 20.7.2 全加器 20.8 编码器 20.8.2 二 – 十进制编码器 20.9 译码器和数字显示 74LS139型译码器 20.9.2 二-十进制显示译码器 20.10 数据分配器和数据选择器 20. 10. 1 数据选择器 例. 20.10.2 数据分配器 数据分配器的功能表 20.11 应用举例 数字电路中,当需要进行远距离多路数字传输时,为减少传输线的数目: 发送端通过一条公共传输线用多路选择器分时发送数据到接收端; 接收端利用多路分配器分时将数据分配给各路接收端。 使能端 多路选择器 多路分配器 数据选 择控制 数据分 配控制 发送端 接收端 I Y D0 D1 D2 D3 S A1 A0 传输线 A0 A1 D0 D1 D2 D3 S 半加器逻辑状态表 逻辑表达式 逻辑图 =1 A B S C A B S C 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 输入 Ai 表示两个同位相加的数 Bi Ci-1 表示低位来的进位 输出 表示本位和 表示向高位的进位 Ci Si 全加:实现两个一位二进制数相加,且考虑低位来的进位。 逻辑符号: 全加器 Ai Bi Ci-1 Si Ci CO ? CI (1) 列逻辑状态表 (2) 写出逻辑式 Ai Bi Ci-1 Si Ci 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 半加器构成的全加器 1 Bi Ai Ci-1 Si Ci CO ? CO ? 逻辑图 =1 1 Ai Ci Si Ci-1 Bi 编码:把二进制码按一定规律编排,使每组代码具有一特定的含义。 编码器:具有编码功能的逻辑电路。 n 位二进制代码有 2n 种组合,可以表示 2n 个信息。 要表示N个信息所需的二进制代码应满足:2n? N 20.8.1 二进制编码器 将输入信号编成二进制代码的电路。 2n个 n位 编码器 高低电平信号 二进制代码 (1) 分析要求: 输入有8个信号,即 N=8,根据 2n ? N 的关系,即 n=3,输出为三位二进制代码。 例:设计一个编码器,满足以下要求: (1) 将 I0、I1、…I7 8个信号编成二进制代码。 (2) 编码器每次只能对一个信号进行编码,不 允许两个或两个以上的信号同时有效。 (3) 设输入信号高电平有效。 解: 0 0 1 0 1 1 1 0 1 0 0 0 0 1 0 1 0 0 1 1 0 1 1 1 I0 I1 I2 I3 I4 I5 I6 I7 (2) 列编码表: 输入 输 出 Y2 Y1 Y0 (3) 写出逻辑式并转换成“与非”式 Y2 = I4 + I5 + I6 +I7 = I4 I5 I6 I7 . . . = I4+ I5+ I6+ I7 Y1 = I2+I3+I6+I7 = I2
原创力文档

文档评论(0)