电力线载波扩频通信调制模块的设计.docVIP

电力线载波扩频通信调制模块的设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电力线载波扩频通信调制模块的设计 张容娟,刘大茂 (福州大学物理与信息工程学院福建福州 350002) 摘 要:自动抄表技术的应用已成规模,并且趋向于以电力线载波(PLC)方式为主。利用电力线进行信号传输无需另外 架设通信线路,可以大大节省通信网建设的费用,具有现实的经济效益。但是在电力线上传输信号,衰减大、干扰强、阻抗变 化复杂。因此,设计出一个功能强大的电力线载波扩频调制解调芯片,成为通信领域的一大挑战课题。本系统基于VerilogHDL设计,实现直接序列扩频发射机,并对系统中的每个模块和整个系统进行了仿真测试。 关键词:PLC;直接序列扩频;调制;FPGA中图分类号:TN911 文献标识码:B 文章编号:1004—373X(2010)03—114一02 DesignofPowerLineCarrierofSpreadSpectrumCommunication ZHANG Modulator Rongjuan,LIUDamao (CollegeofPhysics&InformationEngineering,FuzhouUniversity.Fuzhou,350002.China) Abstract..PowerLineCarrier(PI。C)isthetendencyintheautomaticmeterreadingsystem.BymeansofPLC,extracom— municationchannels areno needinsignaltransmission。cuttingthe are cost ofbuildingcommunicationsnetwork,withrealeconom— as icbenefits.Howeverthere manydifficultiesincommunicationthroughpower1ine,such a sharpsignalattenuation,high noise.time—varyingimpedance.Designing powerfulPI,Cmodembecomes a challengeinthecommunicationfield.Animple— mentationofdirect—sequencespreadspectrum Keywords:PLC;direct sequence systemtransmitterispresented,whichisdesignedwithVerilogHDLlanguage. spreadspectrumsystem;modulation;FPGA 直接序列扩频通信系统中,接收端与发送端必须实现载波同步、PN码同步,才可以正常工作。同步系统是扩频通信的关键技术。通常扩频通信系统的解调电路很复杂,本系统为了使解调电路简单化,采取基带信号速率与扩频码元周期同步同速的特殊措施,省去了解调电路中复杂的载波恢复电路。 1 号中S,N(£一nT。)同步,所以,上式简化为: “(£)=g(t—nT。)cos(cot+蟊) 本系统的载波,PN码和基带信号的速率来自于同一个时钟源,而且载波频率和PN码频率都是基带信号速率的整数倍,所以系统在解调端获得PN码同步的同时,也获得了载波的同步。 2 本扩频系统的调频解调原理调制端的输出信号如下式: “(£)=g(t—nT。)SPN(f—nTb)cos(以+伽) 系统总体设计及参数选择 本系统设计其顶层采用图形设计方式,各模块基于 Verilog HDL设计。图1为系统模块图。 —————111兰竺r1 式中:g(t—九丁。)为基带信息;SPN(£一以Tb)为PN码;cos(“+p。)为载波;叫为载频;90为初相。 在实际电路中,基带信号g(f)和扩频码S,N(£)都是0或1的信号。因此,“(f)的输出可以通过g(£)和SP。(£)的模2加的结果对载波进行BPSK调制实现的。 解词端的输出信号如下: “(£)=SPi(£一m丁b)g(£一72T。)? SPN(t一竹Tb)cos((.jt+‘p0’) 25 1:::竺『—1:!::兰兰!广一 。厂夏=习 图1 系统模块图 。 基带数据的码速率为0.806Kb/s,PN码速率为Kb/s,基带信号与PN码相异或输出信号去调制载波产生BPSK信号,载波的中心频率为100kHz。本系统调制电路各部分的时钟源参数依据系统框图选择,晶振频率是50MHz,以上各部分的时钟经分频后得到。 由于解调端产生的PN码s,:(£一mT“)与接收信 收稿日期:2009—08—12114 万方数据 3模块设计及实现3.1分频模块 本系统发射的基带数据速率是0.806Kb/s,PN码的频率是25kHz,正弦波的频率是100kHz,所以整个系统所需的

文档评论(0)

9995553336 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档