- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
**** 大 学
电工电子仿真实践课程设计
课 程
课 程 电工电子仿真实践课程设计
题 目 一位二进制全减器
院 系 电气信息工程学院电气系
专业班级
学生姓名
学生学号
指导教师
2014
电工电子仿真实践课程设计任务书
课程 电工电子仿真实践课程设计
题目 一位二进制全减器
专业 电气工程及其自动化 姓名 学号
主要内容:
根据仿真软件Multisim 的主要功能特点,,设计一个一位二进制全减器,。
基本要求:
用芯片74ls138译码器和芯片74ls00与非门实现。
主要参考资料:
[1] 刘伟,李思强.Multisim8电工电子仿真实践[M].哈尔滨:黑龙江科学技术出版社,2007.
[2] 阎石.数字电子技术基础[M].北京:高等教育出版社,1998.
[3] 郑步生,吴渭. Multisim2001电路设计及仿真入门与应用[M].北京:电子工业出版社,2002.
[4] 蒋卓勤,邓玉元. Multisim2001及其在电子设计中的应用[M].西安:西安电子科技大学出版社,2003.
[5] 童诗白,华成英. 模拟电子技术基础[M].北京:高等教育出版社,2001.
完成期限 2014.6.30——2014.7.4
指导教师
专业负责人
2014年
目 录
TOC \o 1-2 \h \z \u 1 设计 1
2 设计原理 1
2.1方案的选择 1
2.2 基本元件的参数 1
2.3 74ls138功能表 2
3 电路图的设计过程 2
3.1 画出真值表 2
3.2 输出逻辑函数表达式 3
3.3 逻辑电路图 3
4 仿真分析方法实验与结果分析 4
5 总结 4
参考文献 5
1 设计
设计一个一位二进制全减器,要求:用芯片74ls138译码器和芯片74ls00与非门实现。
2 设计原理
2.1方案的选择
根据题设,我的构思是使用一个3-8译码器何两个与非门来构成全减器电路。
2.2 基本元件的参数
图2.1 74ls138管脚图
图2.2 74ls138输入输出端说明
图2.3 74ls00管脚图
2.3 74ls138功能表
表2-3-1 74ls138功能表
输入
输出
E1
E2A+E2B
C
B
A
Y7
Y6
Y5
Y4
Y3
Y2
Y1
Y0
0
X
X
X
X
1
1
1
1
1
1
1
1
X
1
X
X
X
1
1
1
1
1
1
1
1
1
0
0
0
0
1
1
1
1
1
1
1
0
1
0
0
0
1
1
1
1
1
1
1
0
1
1
0
0
1
0
1
1
1
1
1
0
1
1
1
0
0
1
1
1
1
1
1
0
1
1
1
1
0
1
0
0
1
1
1
0
1
1
1
1
1
0
1
0
1
1
1
0
1
1
1
1
1
1
0
1
1
0
1
0
1
1
1
1
1
1
1
0
1
1
1
0
1
1
1
1
1
1
1
3 电路图的设计过程
3.1 画出真值表
其中Ai和Bi表示二进制数的第i位,Di表示本位最终运算结果,即就是低位向本位借位或本位向高位借位之后的最终结果,Ci-1表示低位是否向本位借位,Ci表示本位是否向高位借位。
表3-1一位二进制全减器真值表
Ai
Bi
Ci-1
Di
Ci
0
0
0
0
0
0
0
1
1
1
0
1
0
1
1
0
1
1
0
1
1
0
0
1
0
1
0
1
0
0
1
1
0
0
0
1
1
1
1
1
3.2 输出逻辑函数表达式
全减器输出逻辑函数表达式如下:
Di=Ai⊕Bi⊕Ci-1
Ci=Aiˊ(Bi⊕Ci-1)
文档评论(0)