- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
北 华 航 天 工 业 学 院
《EDA技术综合设计》
课程设计报告
报 告 题 目 : 数字秒表设计
作者所在系部: 电子工程系
作者所在专业: 自动化
作者所在班级: B08221
作 者 姓 名 : 赵天娇
指导教师姓名: 崔瑞雪
完 成 时 间 : 2010年12月1日
内 容 摘 要
EDA技术是电子设计技术和电子制造技术的核心,目前,电子系统的EDA技术正从主要着眼于数字逻辑向模拟电路和数模混合电路的方向发展。
本设计主要内容是数字逻辑电路——数字秒表,数字秒表在日常生活中有广泛的用途,秒表的逻辑结构较简单,它主要由显示译码器、十进制计数器、六进制计数器和 报警器组成。四个10进制计数器:用来分别对百分之一秒、十分之一秒、秒和分进行计数;两个6进制计数器:用来分别对十秒和十分进行计数;显示译码器:完成对显示的控制。根据电路持点,用层次设计概念将此设计任务分成若干模块,规定每一模块的功能和各模块之间的接口,然后再将各模块合起来联试。
通过MAX+plusⅡ软件,对上述模块设计,仿真无误后,设计顶层文件,仿真无误后,下载到主芯片EPF10K10LC84-4中,按适配划分后的管脚定位,同相关功能块硬件电路接口连线,进行硬件实验。
EPF10K10LC84-4是Altera公司生产的FLEX10K系列可编程逻辑器件。主要采用了嵌入式阵列,容量高达百万门,为可重复配置的CMOS SRAM工艺,系统工作过程中可随时改变配置,有利于现场编程,完成秒表设计的修改于完善。
关键词
EDA、可编程逻辑器件、计数器、显示器
目 录(字体?)
一、 概 述 …………………………………………………………1
二、实 验 目 的 …………………………………………………………1
三、单元模块设计 …………………………………………………………1
1十进制计数器 …………………………………………………………1
2.六进制计数器 …………………………………………………………2
3.时间数据分时扫描模块………………………………………………3
4.显示译码模块 …………………………………………………………4
5.报警电路模块 …………………………………………………………6
四、顶层文件原理图 …………………………………………………………7
五、硬 件 要 求 …………………………………………………………8
六、实 验 连 线 …………………………………………………………8
七、实 验 总 结 …………………………………………………………8
八、心 得 体 会 …………………………………………………………9
九、参 考 文 献 …………………………………………………………10
课程设计任务书
课题名称
数字秒表设计
完成时间
2010年1
指导教师
崔瑞雪
职称
副教授
学生姓名
赵天娇
班 级
B08221
总体设计要求和技术要点
秒表共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输出全都为BCD码输出,这样便于和显示译码器的连接。当计时达60分钟后,蜂鸣器鸣响10声。
除此之外,整个秒表还需有一个启动信号和一个归零信号,以便秒表能随意停止及启动。
秒表的逻辑结构较简单,它主要由显示译码器、十进制计数器、六进制计数器和报警器组成。用层次设计概念将此设计任务分成若干模块,规定每一模块的功能和各模块之间的接口,然后再将各模块合起来联试。
工作内容及时间进度安排
第13周:
立题、论证方案设计,编程,调试程序
第14周:
硬件仿真实验 验收答辩
课程设计成果
1.与设计内容对应的软件程序
2.课程设计报告书
3.成果使用说明书
4.设计工作量要求
一、概述
秒表的逻辑结构较简单,它主要由显示译码器、分频器、十进制计数器、六进制计数器和 报警器组成。秒表共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输出全都为BCD码输出,这样便于和显示译码器的连接。当计时达60分钟后,蜂鸣器鸣响10声。
除此之外,整个秒表还需有一个启动信号和一个归零信号,以便秒表能随意停止及启动。
二、实验目的(看课设报告模板)
1.掌握多位计数器相连的设计方法
2.掌握十进制、六进制计数器的设计方法
3.巩固多位共
原创力文档


文档评论(0)