江西航空职业技术学院;系 别: 电子系 ;1. TTL集成逻辑门电路
2. CMOS集成门电路
3. 复合门电路;概述;三、高、低电平与正、负逻辑;四、数字集成门电路的集成度;1.1 TTL逻辑门电路;输入级;;;;1. 电路;“0”;OC门的特点:;1.电路组成及符号;(4) 三态输出“与非”门;;三态门应用:;1.2 CMOS集成门电路;1.CMOS非门电路;常用型号;2. CMOS与非门;工作原理;电路组成及符号;或非门逻辑真值表;CMOS 与门和或门;带缓冲的CMOS与非门和或非门;(2)带缓冲的门电路;CMOS与或非门;工作原理;4. CMOS??输门电路;4. CMOS传输门电路;4. CMOS传输门电路;5. CMOS三态门;(2)工作原理;5. CMOS异或门;CMOS漏极开路门(OD门);;说明:普通与非门不允许线与,否则将损坏电路。两个OD门线与可实现与或非运算。; CMOS电路产品系列、主要特点和
使用中应注意的几个问题;二、高速CMOS即HCMOS集成电路;目前国产的HCMOS电路主要是54/74系列,包括:;三、CMOS集成电路的主要特点;四、CMOS电路使用中应注意的几个问题;2.注意输入电路的过流保护;基本门和常用复合门的对照表;二、组合逻辑电路;2.1 组合逻辑电路的分析方法;例 1:分析下图的逻辑功能;(2) 应用逻辑代数化简; (3) 列逻辑状态表;(1) 写出逻辑式; (2) 列逻辑状态表;例3:分析下图的逻辑功能;B;2.2 组合逻辑电路的设计;例1:设计一个三变量奇偶检验器。
要求: 当输入变量A、B、C中有奇数个同时为“1”时,输出为“1”,否则为 “0”。用“与非”门实现。;(3) 用“与非”门构成逻辑电路; (4) 逻辑图; 例 2:某工厂有A、B、C三个车间和一个自备电站,站内有两台发电机G1和G2。G1的容量是G2的两倍。如果一个车间开工,只需G2运行即可满足要求;如果两个车间开工,只需G1运行,如果三个车间同时开工,则G1和 G2均需运行。试画出控制G1和 G2运行的逻辑图。; 逻辑要求:如果一个车间开工,只需G2运行即可满足要求;如果两个车间开工,只需G1运行,如果三个车间同时开工,则G1和 G2均需运行。;(2) 由状态表写出逻辑式;(4) 用“与非”门构成逻辑电路;(5) 画出逻辑图;三、时序逻辑电路;1.逻辑功能特点;3.1 时序电路的基本分析和设计方法;2.求状态方程:; 4)现态的起始值如果给定了,则可以从给定值开始依次进行计算,倘若未给定,那么就可以从自己设定的起始值开始依次计算。;5.电路功能说明;给定时序电路;电路图;二、分析举例;(3)驱动方程:; 依次假设电路的的现在状态 ,代入状态方程(5.1.5)和输出方程(5.1.2)进行计算求出次态和输出,结果见表5.1.1所示的状态表。;4.画状态图与时序图; 5.有效状态、有效循环、无效状态、无效循环、能自启动和不能自启动的概念;(3)能自启动和不能自启动;3.1.2 时序电路的基本设计方法;(2)合并等价状态,画最简状态图; n位二进制代码有2n种不同取值,用来对M个状态进行编码,方案很多很多。如果选择恰当,则可得到比较简单的结果;反之若方案选得不好,设计出来的电路就会复杂些。至于如何才能获得最佳方案,目前尚无普遍有效的方法,常常要经过仔细研究,反复比较才会得到较好的方案,这里既有技巧问题,也与经验有关。;(2)求时钟方程;(3)求输出方程; ② 采用异步方案时,若注意一些特殊约束项的处理,则可以得到更加简单的状态方程。;● 约束项的应用;6.画逻辑电路图; ② 若电路不能自启动,则应采取措施予以解决。例如,修改逻辑设计重新进行状态分配,或利用触发器的异步输入端强行预置到有效状态等。;时序电路的设计步骤:;二、设计举例;③ 求输出方程;④ 求状态方程;由卡诺图得:;2)比较状态方程和特性方程求驱动方程;(4)检查电路能否自启动;【例5.1.3】设计一个串行数据检测电路,对它的要求是:连续输入3个或者3个以上1时输出为1,其他情况下输出为0。 ;0/0;0/0;0/0;由图5.1.15所示卡诺图可得;(3)画逻辑电路图(见图5.1.16)
原创力文档

文档评论(0)