第2章-1集成逻辑门-公开课件(精选).pptVIP

第2章-1集成逻辑门-公开课件(精选).ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* * * * * * * * * * * 集成电路发展历史 “集成电路” (IC)是相对“分立原件”而言的, 是所有以半导体工艺将电路集成到一块芯片 的器件总称。 半导体制造工艺的发展带动了集成电路的更 新换代。 VLSI时代存储器件制造工艺带动了整个微处 理器的更新换代。 集成电路发展历史 下面的规模划分是对于双极性集成电路而言 的,书P49表2-6。 (1)Small Scale IC(SSI) ——小规模IC 1965年 规模:10个门/片电路以下 主要产品:门电路、触发器 集成电路发展历史 (2)Medium Scale IC (MSI) ——中规模IC 1970年 规模:10-100个门/片 主要产品:逻辑功能部件 4位ALU(8位寄存器) 集成电路发展历史 (3)Large Scale IC (LSI) ——大规模IC 1976年 规模:100-1000个门/片 主要产品:规模更大的功能部件 存储器,8位CPU 集成电路发展历史 (4)Very large Scale IC (VLSI) ——超大规模IC 80年代初 规模: 1000个门以上 多个子系统集成 集成电路发展历史 (5)Ultra large Scale IC (ULSI) ——甚大规模IC(微处理器等) 每隔18个月,集成度翻一翻 价格1/2 品种多 性能高 * * * * * * * * * * * * * * * * * * * * * * * * * * * 第2章 组合逻辑器件与电路 1 3 2 集成逻辑门 基于SSI组合逻辑电路的分析与设计 基于MSI组合逻辑电路的 分析与设计 2.1 集成逻辑门 集成逻辑门是数字电路中最基本的逻辑部件。 根据所使用的开关元件的不同,集成逻辑门可分 以下两大类: 单极型逻辑门:主要有CMOS(互补MOS)逻辑门 双极型逻辑门:主要有TTL(晶体管—晶体管)逻辑 门和ECL(射极耦合)逻辑门。 2.1 集成门电路 2.1.1 TTL门电路 1、普通的TTL门电路 TTL门电路由双极型三极管构成,它的特点是速度快、抗静电能力强、集成度低、功耗大,目前广泛应用于中、小规模集成电路中。 TTL门电路有74(商用)和54(军用)两大系列,每个系列中又有若干子系列,例如,74系列包含如下基本子系列: 2、集电极开路门和三态门 1) 集电极开路门( OC门) 普通的TTL逻辑门不允许将多个输出端直接连在一起。如果将普通逻辑门的输出端直接连在一起,轻则使输出电平抬高,成为一种既不是低电平又不是高电平的一种不合格的电平,重则烧坏门电路。因此,普通TTL门电路不能满足特殊情况下的使用要求。 将一般的TTL逻辑门进行适当的改造,就可以满足特殊的需要。 集电极开路门简称OC门,使用时必须必须通过外部上拉 电阻RL接至电源EC。EC可以是不同于UCC的另一个电源。 OC门的逻辑符号如图所示:  OC门逻辑符号 (a) 国标符号; (b) 惯用符号 国标符号中的 表示逻辑门是集电极开路输出。  OC门之所以允许输出端直接连在一起,是因为RL的阻值可以根据需要来选取。 只要该阻值选择得当,就可保证OC门的正常工作。 2) 三态门 三态门也称TS门(ThreeState Gate), 是在TTL逻辑门的基础上增加一个使能端EN而得到的。当EN=0时,TTL与非门不受影响, 仍然实现与非门功能; 当EN=1时, TTL与非门的输出处于高阻状态。 因此, 三态门除了具有普通逻辑门的高电平(逻辑1)和低电平(逻辑0)两种状态之外,还有第三种状态——高阻抗状态,也称开路状态或Z状态。 三态门的逻辑符号和真值表分别如图2 - 6和表2 - 1所示。 图 2 - 6 三态门的符号 (a) 国标符号; (b) 惯用符号 国标符号中的倒三角形“▽”表示逻辑门是三态输

您可能关注的文档

文档评论(0)

小米兰 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档