数字电子技术基础应用.ppt

数字电子技术基础 第一章:数字逻辑基础 1.1 引言 1.2 数制的概念 1.3 常用数制间的转换 1.4 带符号数的表示方法 1.5 二进制数的算术运算 1.6 码制 1.7 逻辑代数基础 1.8 逻辑函数的表示方法及标准形 1.9 逻辑函数的化简 1.10 具有无关项逻函及其化简 1.1 引言 1.2 数制的概念 下面说明十进制与二进制间的对应关系: 1.6 码制 1.7 逻辑代数基础 1.7.3 逻辑代数的基本公式和常用公式 1.8 逻辑函数的表示方法及标准形式 三、 逻辑图    以逻辑符号的形式反应逻辑功能。与上述逻函对应的逻辑电路如下 化简的原则 1、表达式中乘积项最少(所用的门最少); 2、乘积项中的因子最少(门的输入端数最少); 3、化为要求的表达形式(便于用不同的门来实现)。 5.3 时序逻辑电路概述 反馈电路将存储电路的输出状态反馈到组合逻辑电路的输入端,与输入信号一起共同决定电路的输出。 时序逻辑电路的特点 1、功能特点 而且取决于上一个时刻的输出状态。 包含组合逻辑电路、存储电路及反馈电路。 任一时刻的输出信号不仅取决于此时刻的输入信号, 2、电路特点 5.4 时序逻辑电路的分析方法 5.4.1 同步时序电路的分析方法 步骤: 1.由逻辑电路写出各触发器的驱动方程; 2.由驱动方程和特性方程求次态方程(状态方程); 3.由电路写输出方程; 4.由次态方程、输出方程画出状态转换表或状态 转换图; 5.判断逻辑功能。 例: 分析图示电路的逻辑功能。 解: 驱动方程: K0=1 Q2 Q1 Q0 Y 1J Q 1K Q C1 1J Q 1K Q C1 1J Q 1K Q C1 & 1 CP ∴次态方程为: 输出方程: 次态方程: 状态转换图: Q2Q1Q0 Y 000 0 001 0 010 0 011 0 100 0 101 0 111 1 110 1 5.4.2 时序电路逻辑功能的描述 一、状态转换图 据次态方程和输出方程由电路原态求出电路 次态。 二、时序图 cp Q2 Q1 Q0 三、状态转换表 5.5 异步时序电路的分析方法 本内容归放到异步计数器一节中介绍 5.6 时序逻辑电路的设计方法 设计步骤: ●根据逻辑功能的要求确定输入和输出,并画出状态转换图。 ●状态化简。 ●检查电路能否自启动。 ●确定触发器类型,求出状态方程、驱动方程和输出方程。 ●画逻辑图。 ●状态编码。 例1: 设计一个串行数据检测器,要求是连续输入3个或3个以上的1时输出为1,其余输出为0。 解: ▲设:输入为X,输出为Y。 S X Y S1 S0 S2 S3 1 1 0 0 1 0 0 1 0 1 0 0 0 0 1 0 状态转换图: ▲状态化简 S1 S0 S2 S3 1 1 0 0 1 0 0 1 0 1 0 0 0 0 1 0 S1 S0 S2 1 1 1 0 0 1 0 0 0 0 1 0 ▲状态编码 ∵2n3,∴取2个触发器。 S0=00,S1=01,S2=10,则: X Q1n Q2n Y Q1n+1 Q2n+10 0100111000011 000100 000001 艳 ▲确定触发器类型,求若干方程 Qin+1/Y Q1nQ0n X 00 01 11 10 0 1 00/0 00/0 00/0 01/0 10/0 10/1 状态方程: Q1n+1=XQ0n+XQ1n 输出方程:Y=XQ1n 若选用JK触发器,则: Q1n+1=XQ0n+XQ1n=XQ0nQ1n+XQ1n 比照JK触发器的特性方程得: 据此可画出逻辑电路图,并画出状态转换图以检查能否自启动。 Q0n+1=XQ1nQ0n Q0n+1=XQ1nQ0n J0=XQ1n K0=1 J1=XQ0n K1=X 5.7 常用时序逻辑电路模块 5.7.1 寄存器 数码寄存器 移位寄存器 一、数码寄存器 74LS175: Q Q 1D   c1 Q Q 1D   c1 Q Q 1D   c1 Q Q 1D   c1 1 cp RD Q3 Q2 Q1 Q0 D3 D2 D1 D0 并行输出 并行输入 (清0端) (寄存指令) CC4076: D3~D0: 并行数据输入端; Q3~Q0:并行三态输出端; RD: 直接置位端; ENA、ENB:输出控制端; ENAENB 功能 0 0 1 1 允许输出 禁止输

文档评论(0)

1亿VIP精品文档

相关文档