07-计数、译码、显示电路.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三阶段实验 数字电路实验 ? 与非门参数测试与组合逻辑电路设计 ? 集成触发器 ? 计数、译码、显示电路 计数、译码、显示电路 (p126) 一、 实验目的 二、实验内容与具体要求 1. 40161的逻辑功能: 1. 40161的时序波形图 2. 构成任意进制计数器的方法 3. 构成多位计数器的级联方法 四、译码显示电路的构成 Truth Table 2. 共阴七段显示器 3.译码显示电路的构成 五、实验注意事项 1.电源 (VDD=+5V、VSS=地) 核对无误,再接入! 2.输出端切忌短路、线与! 3.CMOS电路多余输入端 —— 不能悬空 4.电路图一定要标上芯片引脚号 5.芯片管脚图 6. CMOS电路驱动TTL电路的能力有限。 芯片管脚图 * * 一、实验目的 二、实验内容与具体要求 三、计数器40161的逻辑功能及其应用 五、实验注意事项 四、译码显示电路的构成 掌握译码、显示电路的构成及使用方法; 进一步熟悉计数器输出波形的测试方法; 掌握40161的逻辑功能及使用方法; 学习数字电路设计、组装与调试的方法。 1. 测试CC40161的逻辑功能(与2合并测试)。 2. 设计并组装十进制计数、译码、显示电路。 CP=1Hz时,按161功能表的每一行设置清零、置数、使能信号,观察并记录实验结果; CP=1kHz时,161处于计数状态,观测并记录十进制计数器输出Q0、Q1、Q2、Q3以及CP的波形,比较它们的时序关系。 注意:示波器触发源的选择。 3*. 设计并组装60进制计数、译码、显示电路。 4*. 设计并组装24进制计数、译码、显示电路。 (3和4任选一项) 三、计数器40161的逻辑功能及其应用 4位二进制同步加(递增)计数器 表5.18.4 CC40161功能表 清零 使能 数据输入置数 进位 置数 ET=ETTETP CO=Q3Q2Q1Q0 ET CP 操作状态 0 x x x 异步清零 1 0 ? x 同步预置 1 1 ? 0 保持 1 1 ? 1 计数 利用同步预置?清零 利用异步清零 优点: 清零可靠 输出没有毛刺 串行进位(异步) 优点:简单; 缺点:速度较慢 六十进制计数器: 出现竞争冒险的可能性较大 六十进制计数器 并行进位(同步) 优点:速度较快; 缺点:较复杂。 3. 构成多位计数器的级联方法 Pin Assignments Top View Segment Identification Display: 灯测试 灭灯 锁存 A3 ? A0 ? A1 ? A2 ? 译码器CD4511BC BCD-to-7 Segment Latch/Decoder/Driver 与74LS48管脚基本兼容 *Depends upon the BCD code applied during the 0 to 1 transition of LE. X = Don’t Care Light Emitting Diode (LED) Readout 公共限流电阻

文档评论(0)

55863368 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档