试验名称门电路逻辑功能及测试.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
“ ” “ ” 实验10:集成触发器逻辑功能测试 实验10:集成触发器逻辑功能测试 一、实验目的 1、掌握集成触发器的使用方法。 2、掌握集成触发器的转换。 二、实验仪器和器件 1、数字逻辑实验箱 一台 2、数字万用表 一块 3、器件 (1)74LS74 双D触发器 (2)74LS112 双J—K触发器 三、实验内容及步骤 (一)维持—阻塞型D触发器功能测试 1、逻辑符号 双D型正边沿维持—阻塞触发器74LS74的逻辑符号见下图 图中 、 端为异步置1,置0端。CP为时钟脉冲端。 2、芯片图 3、接线图 4、逻辑功能验证 整理实验数据将结果填入下表。 D CP Qn Qn+1 逻辑功能 0 1 × × × 1 0 异步置1 1 0 × × × 0 1 异步置0 1 1 1 ↑ 0 1 0 置1 1 1 0 ↑ 1 0 1 置0 (二)负边沿J—K触发器功能测试 1、逻辑符号 双J—K型负边沿74LS112的逻辑符号如图所示。图中 、 端为异步置1,置0端。CP为时钟脉冲端。 2、芯片图 3、接线图 4、逻辑功能验证 整理实验数据将结果填入下表。 J K CP Qn Qn+1 0 1 × × × ? 1 0 1 0 × × × ? 0 1 1 1 0 1 ↓ 0 0 1 1 1 0 0 ↓ 0 0 1 1 1 1 0 ↓ 0 1 0 1 1 0 0 ↓ 1 1 0 1 1 1 1 ↓ 1 0 1 1 1 1 1 ↓ 0 1 0 1 1 1 1 ↓ 1 0 1 1 1 1 1 ↓ 0 1 0 四、实验报告的要求 1、实验目的; 2、实验设备及元器件; 3、实验内容及步骤、芯片管脚接线图。 包括 (1)实验线路图、实验数据 (2)实验结果分析。 小结: 仪器使用方法。 实验中的问题。 “ ” “ ”

文档评论(0)

wumanduo11 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档