《数字基带信号HDB3码的编码器设计与建模》.docVIP

《数字基带信号HDB3码的编码器设计与建模》.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE PAGE I 课程设计任务书 学生姓名: 专业班级: 指导教师: 工作单位: 题 目:数字基带信号HDB3码的编码器设计与建模 初始条件: (1)MAX PLUSII 10.02 以上版本软件; (2)课程设计辅导书:《通信原理课程设计指导》 (3)先修课程:数字电子技术、模拟电子技术、电子设计EDA、通信原理。 要求完成的主要任务: (包括课程设计工作量及其技术要求,以及说明书撰写等具体要求) (1)课程设计时间:1周; (2)课程设计题目:根据指导老师给定的六套题目选择其中二套完成; (3)本课程设计统一技术要求:按照要求对选定的设计题目进行逻辑分析,掌握HDB3码的编码原理,了解各模块电路的逻辑功能,设计通信系统框图,画出实现电路原理图,编写VHDL语言程序,上机调试、仿真,记录实验结果波形,对实验结果进行分析; (4)课程设计说明书按学校“课程设计工作规范”中的“统一书写格式”撰写,并标明参考文献至少5篇; (5)写出本次课程设计的心得体会(至少500字)。 时间安排:第19周 参考文献: 江国强.EDA技术与应用. 北京:电子工业出版社,2010 John G. Proakis.Digital Communications. 北京:电子工业出版社,2011 指导教师签名: 年 月 日 系主任(或责任教师)签名: 年 月 日 摘 要 本课程设计概括了HDB3数字编码器的研究背景、意义,同时对EDA技术和编码技术作了简要的说明。设计方面包括规划基于VHDL的HDB3编码器设计的总体方案;基于VHDL的HDB3编码器的软件实现。其中HDB3码的编码程序设计是在QuartusⅡ软件环境下进行的,首先在QuartusⅡ软件环境下建立一个工程,工程名和程序的实体名一致,并将其作为该工程的设计文件。然后在VHDL文本编辑窗中输入设计的VHDL源程序,进行编译。程序编译成功后要进行时序仿真,这一部分同样是在QuartusⅡ软件环境下完成的。 关键词:HDB3;建模;VHDL;编码;QUARTUSⅡ 目 录 TOC \o 1-3 \h \z \u 4961 1 Quartus Ⅱ简介 1 17713 2 VHDL语言的介绍 3 8487 3 HDB3码编码器的建模与实现 4 9353 3.1 HDB3码的编码规则 4 21063 3.2 基于VHDL的编码器的建模及实现 5 26702 3.2.1 编码器的VHDL建模 5 13221 3.2.2 基于VHDL编码器的实现 6 10186 3.3编码中单/双极性转换的实现 8 3470 3.3.1单/双极性转换的流程图 8 1942 4 HDB3码编码器完整源程序 9 432 5 HDB3码编码器的波形仿真及分析 13 23613 6 总结与心得 15 11702 7 参考文献 16 第 第 PAGE III 页 1 Quartus Ⅱ简介 Quartus II 是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。    Quartus II可以在XP、Linux以及Unix上使用,除了可以使用Tcl脚本完成设计流程外,提供了完善的用户图形界面设计方式。具有运行速度快,界面统一,功能集中,易学易用等特点。    Quartus II支持Altera的IP核,包含了LPM/MegaFunction宏功能模块库,使用户可以充分利用成熟的模块,简化了设计的复杂性、加快了设计速度。对第三方EDA工具的良好支持也使用户可以在设计流程的各个阶段使用熟悉的第三方EDA工具。    此外,Quartus II 通过和DSP Builder工具与Matlab/Simulink相结合,可以方便地实现各种DSP应用系统;支持Altera的片上可编程系统(SOPC)开发,集系统级设计、嵌入式软件开发、可编程逻辑设计于一体,是一种综合性的开发平台。    Maxplus II 作为Altera的上一代PLD设计软件,由于其出色的

文档评论(0)

wangxue1 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档