二74ls373引脚功能74ls373锁存器工作原理.pptxVIP

  • 212
  • 0
  • 约小于1千字
  • 约 8页
  • 2020-02-06 发布于上海
  • 举报

二74ls373引脚功能74ls373锁存器工作原理.pptx

MCU-51单片机74LS373锁存器工作原理74LS373锁存器工作原理认识锁存器一二74LS373引脚功能三74LS373工作原理74HC573逻辑控制电路四五74HC573功能表74LS373锁存器工作原理一认识锁存器锁存器:由若干个电平触发的D触发器构成的一次能存储多位二进制代码的时序逻辑电路,叫作锁存器。锁存器的工作特点为,数据信号有效滞后于时钟信号有效。这意味着时钟信号先到,数据信号后到。 74LS373锁存器工作原理二74LS373引脚功能74LS373是数据锁存器,锁存器大大缓解处理器的压力,主要用于解决驱动及扩展问题,它与74HC573功能基本一致。OUTPUT ENABLE:三态允许控制端D0~D7:数据输入引脚Q0~Q7:数据输出引脚CLOCK:存储使能端74LS373锁存器工作原理三74LS373工作原理当三态允许控制端 OE 为低电平时,Q0~Q7 为正常逻辑状态,可用来驱动负载或总线。当 OE 为高电平时,Q0~Q7 呈高阻态,即不驱动总线,也不为总线的负载,但锁存器内部的逻辑操作不受影响。当锁存允许端 LE 为高电平时,O 随数据 D 而变。当 LE 为低电平时,Q被锁存在已建立的数据电平。当LE端施密特触发器的输入滞后作用,使交流和直流噪声抗扰度被改善 400mV。74LS373锁存器工作原理四74HC573逻辑控制电路74LS373锁存器工作原理五74HC573功能表输 出 控 制GD输 Qn1xx高阻Thank You !

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档