2006硬件课程设计.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
硬件课程设计 ;设计要求:;考核方式:;;第1章 在系统可编程集成电路基础 1。1概述 1。2 在系统可编程逻辑器件的结构 1。2。1 ispLSI1016的结构 1。2。1。1 芯片结构 1。2。1。2 功耗与延迟时间 1。2。2 ispLSI1016编程接口和编程 1。编程接口 2。编程下载操作;第1章 在系统可编程集成电路基础;;;;;第1章 在系统可编程集成电路基础 1。1概述 1。2 在系统可编程逻辑器件的结构 1。2。1 ispLSI1016的结构 1。2。1。1 芯片结构 1。2。1。2 功耗与延迟时间 1。2。2 ispLSI1016编程接口和编程 1。编程接口 2。编程下载操作;1。2 在系统可编程逻辑器件的结构;;2。可在系统编程,灵活性强 3。高集成度: ispLSI1000系列:等效PLD门密度2000-8000 ispLSI2000系列:等效PLD门密度1000-8000 ispLSI3000系列:等效PLD门密度7000-20000 ispLSI5000系列:等效PLD门密度12000-24000 ispLSI8000系列:等效PLD门密度25000-45000 4。低功耗:供电电压:5V、3.3V、2.5V、1.8V;;第1章 在系统可编程集成电路基础 1。1概述 1。2 在系统可编程逻辑器件的结构 1。2。1 ispLSI1016的结构 1。2。1。1 芯片结构 1。2。1。2 功耗与延迟时间 1。2。2 ispLSI1016编程接口和编程 1。编程接口 2。编程下载操作;1。2。1 ispLSI1016的结构;;;;第1章 在系统可编程集成电路基础 1。1概述 1。2 在系统可编程逻辑器件的结构 1。2。1 ispLSI1016的结构 1。2。1。1 芯片结构 1。2。1。2 功耗与延迟时间 1。2。2 ispLSI1016编程接口和编程 1。编程接口 2。编程下载操作;1。2。1。1 芯片结构 ispLSI1016 逻辑器件从结构上看: 是由以下5个大部分组成: 16个通用逻辑块 GLB (Generic Logic Block ), 输出布线区 ORP( Output Routing Pool ), 全局布线区 GRP(Global Routing Pool), 输入\输出单元 (I\O Cell) 时钟分配网络 CDN(Clock Distribution Network) ispLSI1016 逻辑器件共有两个组合模块(Megablock)。 每个组合模块由5个部分组成: 8个GLB (Generic Logic Block ), 1个ORP ( Output Routing Pool ), 16个输入\输出单元 (I\O Cell) 2个专用输入 ( Dedicated Input) 1个公共乘积项输出使能;;1)与阵列(20个与项) 16个输入 来源于全局布线区GRP(Global Routing Pool),即可以来自 于外引脚也可以来自于反馈信号。 2个输入 来源于专用的输入(Dedicated Input)引脚。 2)或阵列(乘积共享区)4个或门,有4种连接模式: (1)标准模式: 图1—5 ,或门起作用,可灵活连接到输出。 (2)直通模式: GLB乘积项的直通模式 图1—7 ,将乘积项的输出直接连接到GLB,速度快。 ( 3)异或逻辑模式: 图1—8 ,利用异或门和D触发器可以构成T,JK触发器;组成计数器,累加器,比较器等。 (4)混合模式: (2)和 ( 3)两种模式的组合: 图1—9 ,时钟分配网络控制可来自:CLK0,CLK1,CLK2,或GLB中的任 意一个乘积项。;;2。输出布线区(ORP) 见图1—10 功能:用于输出控制。 任何一个GLB的输出端都能够通过输出布线区(ORP)与 I/O相连,将各GLB的输出灵活的连接到输出管脚上。 即可实现不改变芯片引脚的外部连线,通过修改输出布线 区的布线逻辑,使该引脚的输出信号符合设计要求。 注意:连接有限制;

文档评论(0)

118zhuanqian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档