第六章习题答案.pdfVIP

  • 1977
  • 0
  • 约3.11万字
  • 约 15页
  • 2020-03-12 发布于山东
  • 举报
习题 1. 给出以下概念的解释说明。 随机存取存储器(RAM) 顺序存取存储器(SAM) 直接存取存储器(DAM)相联存储器 (AM) 只读存储器(ROM) 读写存储器 易失性存储器 记忆单元(cell) 存储阵列(bank ) 编址单位 编址方式 最大可寻址范围 读出时间 写入时间 存储周期 存储器带宽 静态 RAM (SRAM) 动态 RAM (DRAM) 闪存 (Flash 存储器) 行地址选通信号 (RAS ) 列地址选通信号 (CAS ) 超元(supercell) 内部行缓冲 磁盘驱动器 磁盘控制器 未格式化容量 格式化容量 寻道时间 旋转(等待)时间 数据传输时间 平均存取时间 固态硬盘(SSD) 多模块交叉存储 高速缓存(cache) 时间局部性 空间局部性 主存块 cache 行(槽) 命中率 命中时间 缺失率 缺失损失 直接映射 全相联映射 组相联映射 替换策略 FIFO 算法 LRU 算法 LRU 位 cache 一致性 回 写 法 ( write back ) 全写法(write through) 关联度 虚拟地址 (逻辑地址) 虚拟页号 物理地址 页框 (页帧) 物理页号 未分配页 已分配页 未缓存页 已缓存页 请求分页 页故障(Page fault) 页表 页表基址寄存器 有效位 (装入 位) 修改位 (脏位) 访问权限位 快表 (TLB) 段表 段页式 特权指令 特权模式 内核态(模式) 用户态(模式) 存储保护 地址越界 访问越权 2 .简单回答下列问题。 (1)计算机内部为何要采用层次结构存储体系?层次结构存储体系如何构成? (2)SRAM 芯片和DRAM 芯片各有哪些特点?各自用在哪些场合? (3)为什么采用地址对齐方式能减少数据访问DRAM 的时间? (4)为什么在CPU 和主存之间引入cache 能提高CPU 的访存效率? (5)为什么说cache 对程序员来说是透明的? (6)什么是cache 映射的关联度?关联度与命中率、命中时间的关系各是什么? (7)为什么直接映射方式不需要考虑替换策略? (8)为什么要考虑cache 的一致性问题?读操作时是否要考虑 cache 的一致性问题?为什么? (9)什么是物理地址?什么是逻辑地址?地址转换由硬件还是软件实现?为什么? (10)什么是页表?什么是快表(TLB)? (11)在存储器层次化结构中,“cache-主存”、“主存-磁盘”这两个层次有哪些不同? 3. 某计算机主存最大寻址空间为 4GB,按字节编址,假定用64M×8 位的具有 8 个位平面的DRAM 芯片 组成容量为 512MB、传输宽度为64 位的内存条。 回答下列问题: (1)每个内存条需要多少个DRAM 芯片?

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档