- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA 课程设计
——8 路彩灯控制程序
2013 年 12 月 12 日
8 路彩灯控制程序
一、设计任务
1.设计目的:
(1)了解及掌握时序电路及组合电路的基本结构常用数字电路
通过 ModelSim 软件编写组合电路与时序电路混合的程序进行仿真和调试。
74LS194 移位寄存器和 74LS161 计数器的使用。
2.设计内容:
编写一个 8 路彩灯控制程序,要求彩灯有以下 3 种演示花型。
8 路彩灯同时亮灭;
从左至右逐个亮(每次只有 1 路亮);
8 路彩灯每次 4 路亮,4 路灯灭,且灯灭相同,交替亮灭;
在演示过程中,只有当一种花型演示完毕才能转向其他演示花型。
2、设计方案论证
74LS161 是四位二进制同步加数器,74LS194 是一个 4 位双向移位寄存器,它具有左移, 右移,保持,清零等逻 辑功能,八路彩灯控制器通过利用双向移位寄存器 74LS194 的串行输 入, 个并行输 8 出端控制彩灯;双向移位寄存器 74LS194 的控制端 S1=0,S0=1 时,进行右 移; S1=1,S0=0 时, 进行左移; 十六位计数器 74LS161 可以从 0000 到 1111 进行计数. 利用十六位计数器 74LS161 的功能实现自动循环.
(1)8 路彩灯同时亮灭:00000000(2)从左至右逐个亮(每次只有 1 路亮);01111111110111111111011111111101(3)8 路彩灯每次 4 路亮,4 路灯灭,且灯灭相同,交替亮灭00001111三、结构及其工作原理
1.结构框图:
2.电路的原理图:
3.电路工作原理:
74LS161 是四位二进制同步加数器, 74LS194 是一个 4 位双向移位寄存器,它具有左移,右 移,保持,清零等逻 辑功能, 八路彩灯控制器通过利用双向移位寄存器 74LS194 的串行输入, 个并行输 8 出端控制彩灯;双向移位寄存器 74LS194 的控制端 S1=0,S0=1 时,进行右移; S1=1,S0=0 时, 进行左移; 十六位计数器 74LS161 可以从 0000 到 1111 进行计数. 利用 十六位计数器 74LS161 的功能实现自动循环.
四、主要元件
数字电路实验箱 1 台
74LS161 芯片 1 片
74LS194 芯片 2 片
导线若干
五、仿真过程及结果
新建工程及文件,分别添加设计程序及测试程序,进行编译及纠错,编译通过后运行程 序仿真进行调试得出结果。
设计模块:
module caideng(clk,ledout,reset);
input reset,clk;
output[7:0] ledout;
integer i;
reg[7:0] ledout;
reg[2:0] count;
reg[4:0] count2;
reg clkflag;
reg[1:0] in;
always @(posedge clk)
begin
if(!reset)
count=0;
else if(count=3)
begin
clkflag=0;
count=count+1;
end
else if(count7)
begin
clkflag=1;
count=count+1;
end
else if(count==7)
begin
clkflag=1;
count=0;
end
else
begin
clkflag=1;
count=count+1;
end
end
always @(posedge clk)
begin
if(!reset) count2=0;
else if(count2=7)
begin
in=2b00;
count2=count2+1;
end
else if(count2=15)
begin
in=2b01;
count2=count2+1;
end
else if(count223)
begin
in=2b10;
count2=count2+1;
end
else if(count2==23)
begin
in=2b10;
count2=0;
end
else
begin
in=2bZZ;
count2=0;
end
end
always@(clkflag or count or in or reset)
if(!reset)
ledout=8h00;
else
begin
case(in)
2b00: if(clkflag) ledout=8hFF;
else ledout=8h00;
2b01:
case(coun
您可能关注的文档
最近下载
- 军队文职思维导图:公共科目基础知识-非法.pdf VIP
- 冬季施工混凝土施工方案编制依据.docx VIP
- 儿童财商启蒙课课件.pptx
- 最新民宿劳务合同模板.docx VIP
- 2024年高中数学同步高分突破讲义(人教A版2019)1.1空间向量及其运算-(选择性必修第一册)(学生版+解析).docx VIP
- 青岛版四年级上册科学新教材全部实验.pdf VIP
- 2025年职业技能鉴定考试(造林更新工)历年参考题库含答案详解(5卷).docx VIP
- 2025入团考试100题题库(含答案).docx VIP
- 2024年山西对口升学英语考试真题(含答案).pdf VIP
- 新北师大版三年级上册数学(全册)同步随堂练习一课一练.pdf VIP
文档评论(0)