电子技术基础第七章.ppt

3.与或非门 图7-17 与或非门电路及符号 a)电路 b)符号 第三节 逻辑门电路 4.异或门 图7-18 异或门 第三节 逻辑门电路 5.同或门 图7-19 同或门 第三节 逻辑门电路 1.最简单的TTL与非门 (1)电路结构 如图7-20所示,它是由多发射极晶体管V1与电阻R1串联组成的与门电路和由电阻R2与晶体管V2构成的非门电路所组成。 图7-20 最简单的TTL与非门 第三节 逻辑门电路 四、TTL集成逻辑门 图7-21 用等效二极管表示多发射极晶体管的PN结 第三节 逻辑门电路 (2)工作原理 2.典型的TTL与非门 (1)电路结构 如图7-22所示,该电路由五只晶体管组成,整个电路分为与门级、分相级和输出级三部分。 图7-22 典型的TTL与非门 a)电路 b)逻辑符号 第三节 逻辑门电路 (2)工作原理 1)当输入端有低电平(0.3V)时,V1基极电位被钳制在0.3V+0.7V=1V左右,所以V2、V5处于截止状态。 2)当输入端全为高电平(3.6V)时,V1基极电位被钳制在0.7V+0.7V+0.7V=2.1V,V1的三个发射结都处于反向偏置而截止。 第三节 逻辑门电路 五、CMOS逻辑门 CMOS非门 2. CMOS与非门 第三节 逻辑门电路 图7-23 CMOS非门 3. CMOS或非门 图7-24 CMOS与非门 第三节 逻辑门电路 图7-25 CMOS或非门 一、数制 1.数制表示方法 第四节 数制与逻辑代数 2.数制转换方法 (1)十进制数转换为任意进制数 1)整数部分的转换:将整数部分除以新进制的基数,把余数作为新进制的最低位;把上一次得到的商再除以新进制基数,把余数作为新进制的次低位;继续上一步,直到最后的商为零,这时的余数就是新进制的最高位;将所有余数由高到低排列即为新进制的整数部分。 例7-4 十进制数301转换为二进制数 解 转换过程如下: 第四节 数制与逻辑代数 2.数制转换方法 例7-5 十进制数301转换为八进制数 解 转换过程如下: 第四节 数制与逻辑代数 第四节 数制与逻辑代数 例7-6 十进制数301转换为十六进制数 解 转换过程如下: 2)小数部分的转换:将小数部分乘以新进制的基数,把得到的整数部分作为新进制小数部分的最高位;把得到的小数部分再乘以新进制的基数,把整数部分作为新进制小数部分的次高位;继续上一步,直到小数部分变成零为止;将所有整数部分由高到低排列即为新进制的小数部分。 例7-7 十进制小数0.6875转换为二进制小数 解 转换过程如下: 第四节 数制与逻辑代数 2.数制转换方法 例7-8 十进制小数0.6875转换为八进制小数 解 转换过程如下: 例7-9 十进制小数0.6875转换为十六进制小数 解 转换过程如下: (2)任意进制数转换为十进制数 具体转换方法是:将其他进制数按权位展开,然后各项相加,即可得到相应的十进制数。 第四节 数制与逻辑代数 解 (100101101)2=1×28+1×25+1×23+1×22+1×20 例7-11 二进制数455转换为十进制数 解 (455)8=4×82+5×81+5×80 例7-12 十六进制数12D转换为十进制数 解 (12D)16=1×162+2×161+13×160 (3)二进制转换为八进制数 具体转换方法是:以二进制数的小数点为分界点,向左(向右)每三位取一组,接着将每组二进制按权相加,得到一位八位二进制数,然后,按顺序进行排列,小数点的位置不变,所得数字就是所求的八进制数。 第四节 数制与逻辑代数 例7-10 八进制数100101101转换为十进制数 第七章 数字电路基础 一、数字电路及其特点 (1) 既具算术运算功能,又具有逻辑运算功能 数字电路是以二进制逻辑代数为数学基础,使用二进制数字信号,既能进行算术运算又能方便地进行逻辑运算。 (2) 实现简单,可靠性很高 以二进制作为基础的数字电路,可靠性非常强。 (3) 集成度高,功能容易实现 集成度高,体积小,功耗低是数字电路的突出优点。 第一节 概  述 二、数字电路的分类 (1)按组成结构划分 可分为分立元件电路和集成电路两大类。 (2)按电路所用器件划分 数字电路又可分为双极型和单极型电路。 (3)根据电路逻辑功能划分 数字电路又可分为组合逻辑电路和时序逻辑电路两大类。 第一节 概  述 第二节 二极管与晶体管的开关特性 一、二极管的开关特性 1.开关作用 第二节 二极管与晶体管的开关特性 图7-1 二极管等效电路 a)正向偏置时 b)反向偏置时 2.反向恢复时间 第二节 二极管与晶体管的开关特性 图7-2 二极管由正向导通转换为反向截止 a)输

文档评论(0)

1亿VIP精品文档

相关文档