- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
二、工艺图 与原理图更加注重说明设计意图、解释工作原理相比,工艺图是指导操作者生产、加工、操作的依据。根据工艺图,操作者应该能够知道产品是什么样子、怎样把产品做出来,而不需要对产品的工作原理过多了解。 2.印制电路板装配图 印制电路板装配图是用于指导工人装配焊接印制电路板的工艺图。印制电路板装配图一般分成两类:画出印制导线和不画出印制导线的。现在一般都使用CAD软件设计印制电路板,设计结果通过打印机或绘图仪输出。在打印输出图样时,可以根据需要设定“迭层打印”或“分层打印”。迭层打印印制电路板顶层标注层和焊接面是印制导线的,可以作为画出印制导线的装配图使用,这种图样一般适用于初学者练习装配焊接;仅打印印制电路板顶层丝印层的图样,就可以作为不画出印制导线的装配图,这种图样可以在装配生产在线指导工人进行插装、安排工序。 3.布线图 布线图是用来表示各零部件之间相互连接情况的工艺接线图,是整机装配时的主要依据。常用的布线图有直连型、简化型和接线表等,其主要特点及绘制方法如下。(1)直连型布线图 这种布线图类似于实物图,将各个零部件之间的接线用联机直接画出来,对于简单的电子产品,这种方法既方便又实用。1)由于接线图主要是把接线关系表示出来,所以图中的各个零件主要画出接线板、接线端子等与接线有关的部位,其他部分可以简化或者省略。 2)联机可以用任意的线条表示,但为了图形整齐,大多数情况下都采用直线表示。3)在布线图中应该标出各条导线的规格、颜色及特殊要求。如果没有标注,那就意味 (2)简化型布线图及接线表 直连型接线图虽有读图方便、使用简明的优点,但对于复杂产品来说,不仅绘图非常费时,而且联机太多并互相交错,容易看错。在这种情况下,可以使用简化型布线图。简化型接布图的主要特点如下: 1)零部件以结构的形式画出来,即只画出简单轮廓,不必画出实物。元器件可以用符号表示,导线用单线表示,与接线无关的零部件无需画出。 2)导线汇集成束时,可以用单线表示,结合部位用圆弧或45°线表示。用粗线表示线束,其形状及走向与实际的线束相似。 3)每根导线的两端,应该标明端子的号码。 静电是人们非常熟悉的一种自然现象。静电的许多功能已经应用到军工或民用产品中,如静电除尘、静电喷涂、静电分离、静电复印等。然而,静电放电(ESD,Electro-Static Discharge)却又成为一种危害,造成电子产品和设备的功能紊乱甚至部件损坏。现代半导体器件的规模越来越大,工作电压越来越低,这也导致了半导体器件对外界电磁干扰敏感程度也大大提高。ESD对电路引起的干扰和它对元器件、CMOS电路及接口电路造成的 一、静电的产生和释放 静电是由不同物质接触、分离或相互摩擦而产生的。在企业生产环境里,可能产生静电的物质或活动是常见的。例如,人在车间里工作,与塑料、上腊、涂漆的工作台面,各种木材、塑料、纤维表面的座椅以至水泥或塑料地板的摩擦,毛料、人造纤维服装与身体的摩擦,都会产生静电的积累;组装、加工、测试、包装、运送、修理,喷雾清洁剂、吸锡器、烙铁、刷子、塑料袋,凡使用工具进行带有摩擦性质的操作,甚至用抹布擦抹或用复写纸填写报表,都是产生静电的原因。各种设备,如计算机、变压器、烤箱,运行时也会产生电磁场和热场的变化,也能导致静电。 二、静电的危害 静电不正常的放电,可能造成异常的高电压和瞬间的大电流,使电子元器件的性能变坏甚至失效,也会干扰电子产品的正常工作。 静电防护与电子产品的工艺管理静电的基本物理特性为:吸引或排斥;与大地有电位差;会产生放电电流。这三种特性对电子组件、电子产品与设备有三种影响: 1.吸附尘埃 物体产生静电后,在其周围形成静电场,两个物体间产生吸引,对重量仅为几毫克或更低的毛发、纸屑、尘埃、纤维有非常明显的吸附作用。在现代大规模集成电路生产中,芯片的线宽已达到0.1μm,一颗直径为几微米的尘埃吸附在芯片上,可以造成十几根芯线之间的绝缘强度降低,或造成短路使芯片损坏。 2.静电放电 当物体带上静电荷后,静电电位是很高的,当达到约2000V时,可以向空气放电,放电电流瞬间的值可以达几安培以上。静电放电可使集成电路芯片介质击穿,芯线熔断,漏电电流增大,加速老化、电性能参数改变等。静电放电对芯片损坏具有潜在性和缓慢失效性,这种危害性更大。 3.静电感应 当物体置于静电场中,静电感应电位可达数千伏以上,这样高的静电电压不但具有静电放电的危险性,而其感应放电产生的宽频带干扰可对计算机和低电平数字电路发生翻转效应或导致仪器(表)运行失常。
文档评论(0)