数字电子技术基础第五章 触发器.ppt

  1. 1、本文档共122页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第五章 触发器;触发器;本章内容;1、什么是触发器,基本特点? 2、何为触发器“1”与“0”状态? 3、触发器分类;5.1 概述;5.1 概述;5.2 SR锁存器;工作原理;c . RD=0,SD=0;d . RD=1,SD=1;2.由与非门构成:其电路及图形符号如图4.2.2所示。;二、动作特点;通常用虚线或阴影表示触发器处于不定状态。 ;A有0就置1;A有0就置1;5.3 电平触发触发器;二、工作原理;b. S=0 , R=1;其功能如表5.3.1所示; 在某些应用场合,有时需要在时钟CLK到来之前,先将触发器预置成预定状态,故实际同步SR触发器设置了异步置位端S D?与异步复位端R D?,其电路及图形符号如图5.3.2所示;三、 电平触发方式动作特点:;例5.3.1 对于同步SR触发器,电路、时钟及输入端波形如图5.3.3所示,若Q =0 ,试画出Q与 Q? 波形 。 ;例5.3.2电路如图5.3.4所示,已知S、R、R?D与CLK波形,且S?D=1,试画出Q与Q? 波形。 ;5.3 电平触发触发器; 由此例题可以看出,这种同步RS触发器在CLK=1期间,输出状态随输入信号S、R变化而多次翻转,即存在空翻现象,降低电路抗干扰能力。而且实际应用中要求触发器在每个CLK信号作用期间状态只能改变一次。另外S与R取值受到约束,即不能同时为1.;D触发器真值表如表5.3.2所示;5.4 脉冲触发触发器;5.4 脉冲触发触发器;工作原理:;工作原理:; 主从SR触发器特性表如表5.4.1所示,与电平触发SR触发器相同,只是CLK作用时间不同;特点: 1.在一次CP作用期间,(从)触发器状态只翻转一次,但主触发器状态在CP=1期间仍会多次翻转 2. 注意特性表5.4.1仅在CP=1时,S、R输入保持恒定不变时才成立,否则从触发器状态由CP下降沿到来时刻主触发器状态(Q主)决定 3. 须满足约束条件SR=0;例5.4.1 图5.4.3为主从型SR触发器输入信号波形,试画出输出端Q 与Q ?波形,设初态为“0”。;置1;同步触发器;注:主从RS触发器克服了同步RS触发器在CP=1期间多次翻转问题,但在CLK=1期间,主触发器输出仍会随输入变化而变化,且仍存在不定态,输入信号仍遵守SR=0.;图5.4.5 为主从JK触发器电路及其图形符号;工作原理:;工作原理:;工作原理:;工作原理:;② J=0,K=1;③ J=1,K=0;④J=1,K=1;其功能表如表5.4.2所示;注:??有些集成触发器中,输入端J与K不止一个,这些输入端是与关系。如图5.4.6为其逻辑符号图。;主从JK触发器:可去掉主从RS约束条件,能够克服空翻现象,特点: 1.在一次CP作用期间,(从)触发器状态只翻转一次;主触发器状态在CP=1期间只有可能翻转一次(一次翻转现象,区别主从RS ) 2.注意特性表5.4.2仅在CP=1时,J、K输入保持恒定不变时才成立,否则从触发器状态由CP下降沿到来时刻主触发器状态Q决定 ;例5.4.2 如图5.4.7所示主从JK触发器电路中,已知CLK、J、K波形如图5.2.8所示,试画出输出端Q与 波形。;例5.4.3 已知主从JK触发器输入及时钟波形如图5.4.9所示,试画出输出端Q与Q?波形;例5.4.4电路如图5.4.10所示,触发器为主从型JK触发器,设其初态为0。试画出电路在CLK信号作用下,Q、 P1、P2波形。;5.4 脉冲触发触发器;触发器结构演变;5.5 边沿触发器电路结构与动作特点;一、电路结构与工作原理;工作原理:;2. 利用CMOS传输门边沿触发器;5.5 边沿触发器电路结构与动作特点;5.5 边沿触发器电路结构与动作特点;其真值表如表5.5.1所示;二、动作特点:;CP下降沿后置D;注:1. 边沿触发器也有JK触发器,如利用传输时间边沿触发器就是边沿JK触发器,它是在CLK下降沿动作。其逻辑符号与特性表如图5.5.6所示。;三、 维持阻塞触发器*(自学);功能表如表5.5.2所示。;2. 工作原理:;四、 利用传输延迟时间边沿触发器(不讲,自学);5.6 触发器逻辑功能及其描述方法;5.6 触发器逻辑功能及其描述方法;图5.6.1被称为称为SR触发器状态转换图。;5. 逻辑符号;2.特性方程:;3.状态转换图:;4. 逻辑符号:;三 、T 触发器;其逻辑符号如图5.6.6所示,为边沿触发器,时钟下降沿触发;四 、D触发器;3.状态转换图:;例5.6.1 利用JK触发器构成D触发器与T触发器。;D触发器转换成JK触发器;D触发器转换成T触发器;5.6.2 触发器电路结构与逻辑功能、触发方式关系;主从结构SR触发器;二、电路结构与

文档评论(0)

317960162 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档