《数字集成电路》期末试卷A(含答案).doc

《数字集成电路》期末试卷A(含答案).doc

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE PAGE 6 浙江工业大学 / 学年第一学期 《数字电路和数字逻辑》期终考试试卷 A 姓名 学号 班级 任课教师 题序 一 二 三 四 总评 记分 一、填空题(本大题共10小题,每空格1分,共10分) 请在每小题的空格中填上正确答案。错填、不填均无分。 1.十进制数(68)10对应的二进制数等于 ; 2.描述组合逻辑电路逻辑功能的方法有真值表、逻辑函数、卡诺图、逻辑电路图、波形图和硬件描述语言(HDL)法等,其中 描述法是基础且最直接。 3.可以简化为 。 4.图1所示逻辑电路对应的逻辑函数L等于 。 图1 图2 5.如图2所示,当输入C是(高电平,低电平) 时,。 6.两输入端TTL与非门的输出逻辑函数,当A=B=1时,输出低电平且VZ=0.3V,当该与非门加上负载后,输出电压将(增大,减小) 。 7.Moore型时序电路和Mealy型时序电路相比, 型电路的抗干扰能力更强。 8.与同步时序电路相比,异步时序电路的最大缺陷是会产生 状态。 9.JK触发器的功能有置0、置1、保持和 。 10.现有容量为210×4位的SRAM2114,若要将其容量扩展成211×8位,则需要 片这样的RAM。 二、选择题(本大题共10小题,每小题2分,共20分) 在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。 11.十进制数(172)10对应的8421BCD编码是 。 【 】 A.(1111010)8421BCD B.8421BCD C.(000101110010)8421BCD D.(101110010)8421BCD 12.逻辑函数包含 个最小项。 【 】 A.2 B.3 C.4 D.5 13.设标准TTL与非门的电源电压是+5V,不带负载时输出高电平电压值等于+3.6V,输出低电平电压值等于0.3V。当输入端A、B电压值VA=0.3V,VB=3.6V和VA=VB=3.6V两种情况下,输出电压值VZ分别为 。 【 】 A.5V,5V B.3.6V,3.6V C.3.6V,0.3V D.0.3V ,3.6V 14.图3所示电路的输出逻辑函数等于 。 【 】 A.ABCD B.AB+CD C. D. 图3 图4 15.图4电路是由二进制译码器组成的逻辑电路,输出Z2等于 。 【 】 A. B. C. D. 16.图5所示所示时序电路中,实现 的电路是 。 【 】 17.最能直观反映时序电路状态变化关系的是 【 】 A.逻辑电路图 B.时序图 C.状态真值表 D.状态转移图 18.可以对脉冲波形整形的电路是( )。 【 】 A.施密特触发器 B.T触发器 C.多谐振荡器 D.译码器 19.同样分辨率和时钟脉冲下,并行比较型A/D转换器、逐次逼近型A/D转换器和双积分型A/D转换器中完成一次模数转换时间最长的是 转换器。 【 】 A.双积分型 B.逐次逼近型 C.并行比较型 D.都一样 20.某十位D/A转换

文档评论(0)

cjp823 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:7060131150000004

1亿VIP精品文档

相关文档