goodix触摸屏fpc设计指南.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Goodix 触摸屏FPC设计指南 汇顶科技 创新技术 丰富生活 感应与驱动单面走线规范(1) 1.感应,驱动,间距,地,地间距的宽度必须遵循下图原规。 2.感应及驱动最左侧,最右侧都必须要有GND包覆。 3.感应,驱动走线建议走≦0.10mm Goodix Confidential 2 创新技术 丰富生活 感应与驱动双面走线规范(2) 下图 X 是感应走线,线宽为W 下图 Y 是驱动走线,线宽为W 下图 G 是GND走线,线宽为3W以上。 Goodix Confidential 3 创新技术 丰富生活 感应与驱动走线规范(3) 感应与驱动走线尽量避免交叉,要是无法避免交叉必须垂直交叉节点不能大于 0.1mmX0.1mm; 感应与驱动走线不能直接有并联,应要有≧3倍的通道走线宽度的地线隔离(尽量 走宽)。 Goodix Confidential 4 创新技术 丰富生活 感应与驱动走线规范(4) 感应与驱动走线宽都是W 感应与感应之间和驱动与驱动之间的距离也是W 。 感应,驱动的走线离地走线是W 。 感应,驱动的包覆地走线是3W以上。 Goodix Confidential 5 创新技术 丰富生活 感应与驱动走线规范(5) 感应与驱动走线,必须包覆地走线。 驱动分双面走线,且驱动双面要包覆地走线。 弯折区双面应做电磁屏蔽膜,且电磁屏蔽膜要可靠接地。 Goodix Confidential 6 创新技术 丰富生活 感应与驱动走线规范(6) 感应与驱动走线必须避免和通讯信号线(I2C) ,有相邻、平行或交叉,以免通讯 产生的脉冲信号对检测数据造成干扰。对于距离较近的通讯信号线(I2C) ,需要 用≧3倍的通道走线宽度的地线进行隔开。 正确 错误 Goodix Confidential 7 创新技术 丰富生活 元器件布局(1) 各组电源上对应的滤波电容需靠近芯片引脚放置: a. 10nF(C4),2.2uF(C3)必须尽量靠近IC AVDD脚。 b. 2.2uF(C5)必须尽量靠近 IC DVDD脚。 Goodix Confidential 8 创新技术 丰富生活 元器件布局(2) VREF是芯片的基准电压,上拉220K(R1),滤波电容100NF(C1)必 须尽量靠近VREF 脚。 Goodix Confidential 9 创新技术 丰富生活 元器件布局(3) 元器件安全规则: a.元器件边到板边最少要0.5mm。 b.IC边到元器件边最少要0.7mm。 c.元器边到元器件边最少要0.3mm。 d.过孔不能放置在元器件焊盘上。 Goodix Confidential 10 创新技术 丰富生活 走线规则(1) 地与电源走线规则: a.主控的地先接到FB1再接到芯片地,走线建议使用0.2mm以上。 b.主控电源(VDD)先接到22R(R5)再接到其他供电部份。走线建议使用0.2mm以上。 c. AVDD电源必须先接到2.2uF(C3),10nF(C4)之后再接到芯片AVDD脚,AVDD电源 不可从此处再接到其他地方。AVDD走线建议使用0.2mm以上。 d. DVDD电源从芯片DVDD脚出来,必须接到2.2uF(C5)之后再接到其他地方。 DVDD走线建议使用0.2mm以上 。 Goodix Confidential 11 创新技术 丰富生活 走线规则(2) VREF走线规则: VREF走线必须接到100NF(C1)滤波电容之后,再从100NF(C1)滤波电容接到 芯片 VREF脚,220K(R1),100NF(C1)必须使用地包覆,此电路的背面也需铺地 ,不宜布线。 VREF走线建议使用0.2mm。 Goodix Confidential 12 创新技术 丰富生活 升压电路布局与走线规范(GT813,GT827,GT828) 升压电路的元器件必须紧密的排列在一起,IC BOOST脚的走线尽量短,避免 干扰其他电路,禁止感应通道和驱动通道走线从BOOST脚网络上穿过。DC/DC电 路layout完成后该电路周围需用地线屏蔽。此电路的背面也需铺地,不宜布线。 Goodix Confidential 13 创新技术 丰富生活 地铺铜规范 a.元器件区域地铺铜,双面应铺实铺尽量多放置地过孔。 b.芯片衬底应放置4-8个地过孔。 c.元器件区域做钢片补强,钢片补强要有可靠接地 d.元器件补强区域与电磁屏蔽膜之间要铺网格铜。 Goodix Confidential 14 创新技术 丰富生活 屏蔽 元件区双面铺铜,信号线(驱动通道和感应通道)走线背面需铺铜接地。 连接sensor和Guitar芯片的FPC(无论COF或COB),信号线(驱动通道和感应通道 )走线背面需铺铜,必要时要增加接地的屏蔽膜。碳膜接地需采用多点接

文档评论(0)

wx171113 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档