- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
张飞实战电子官方网站: ☜点击打开
(广告勿扰100%拒绝水贴,10名疯狂工程师运营的网站,有问必答)
双阈值电压与电源门控设计优化流程方案
使用双阈值电压门限 (VTH)的设计优化方法与流程可以在高度自动化的情况下达到功率和时序两方
面的优异结果。这种双 VTH 方法对 VDSM (极深亚微米)芯片非常重要,此时降低的 VTH 不光会改进
性能,而且还会增加静态泄漏功率。
事实上,泄漏功率会随技术的升级呈指数增长,在 65 nm 时达到芯片功耗的 50%。泄漏功率的这种
惊人增长对大多数设计来说是不可接受的,无论它们是否采用电池供电。因此,大多数设计会借助于设计
优化流程,因为它可以在性能和泄漏功率之间取得折衷。
根据不同的设计要求,有三种常见的流程可以用于性能与泄漏功率的优化。这些流程的目标是尽量减
小泄漏、获得最佳性能、优化芯片面积和上电模式下的工具运行时间。由于在等待模式下仍会消耗泄漏功
率,因此这些流程亦包括待机泄漏功率最小化的内容。
管理泄漏功率的三个流程
双 VTH 方法依赖于两个单元库的应用,一个是低 VTH 单元,它有较小的传播延迟和较高的泄漏功
率,另一个则是较高 VTH 的单元,它有较大的延迟和较小的泄漏。在关键时序路径中用低 VTH 单元,
而在非关键路径中用高 VTH 单元,这种设计优化可以使速度最大化,泄漏功率最小化。
这种优化的效果很大程度上取决于对真正关键时序路径的判定,以及对影响路径的两个库时序的精确
计算。要实现所需的时序精度,对路径延迟的计算要根据单元的布放和网络走线信息将互连延迟考虑进去。
所以,在下列三个流程中,强烈建议对二次通过混合型 VTH 设计优化做物理综合:
●最小切割 (min-cut)流程在三个流程中可实现最低的泄漏功率,但却有较高的单元数目、动态功率,
以及较低的性能。
●最大切割 (max-cut)流程可得到最高的性能和最低的单元数量及动态功率,但在三个流程中泄漏功
率最高。
●最大切割 II 流程是前两个方案的妥协,在泄漏功率和芯片面积之间作了一个良好的折衷。该流程亦
减少了工具运行时间和容量问题。
第一个流程采用了一种迭代的最小切割算法,即一个组合电路中的所有单元都初始分配一个高的阈值
电压。由于高 VTH 晶体管的性能下降,这种设计通常会违反延迟约束。但初始设计会有最低的泄漏功率。
下面算法会判断出一个最小的边界子集,将阈值降低以提高性能,并且满足延迟约束要求。基于最小权重
切割的最小切割图形算法可判断出这些边界。这种切割相当于关键时序路径改变为低VTH而获得最少的功
率增长。图1显示了一个采用最小切割算法的双 VTH分配实例。
张飞实战电子官方网站: ☜点击打开
(广告勿扰100%拒绝水贴,10名疯狂工程师运营的网站,有问必答)
最小切割方法实现了一种以泄漏为中心的设计优化方法和流程,生成的设计具有最低的泄漏功耗。图 2
的右侧描述了流程。经过采用高 VTH库的第一次优化后,设计通常会有违反时序的问题。同时用低 VTH
和高 VTH单元库作进一步优化可以判断出所有关键的时序路径,并用低 VTH单元替换这些路径中的单
元。综合工具亦可以完成局部设计优化,解决替换低VTH单元后仍然存在的违反时序问题。
与迭代最小切割算法不同,迭代最大切割算法是最初将所有低VTH单元初步分配给一个组合电路。由
于低VTH单元速度快,这种实现以正的余量满足已定义的延迟约束,但付出的代价是较高的泄漏功耗。接
着算法会判断出一个最大的边界子集,此时改变到高 VTH 可以降低泄漏功率,而不会违反延迟约束。最
张飞实战电子官方网站: ☜点击打开
(广告勿扰100%拒绝水贴,10名疯狂工程师运营的网站,有问必答)
大切割图算法可以识别出基于最大权重切割的这些边界,改变到高 VTH 的结果是降低最大泄漏功率。这
种算法的实现描述在图 1 的左半边,它与前一个流程基本相同,只是低 VTH库和高 VTH 库的使用顺序
正好相反。
第三种方法是迭代最大切割算法的一个变种 (所以叫最大切割 II),它在运行时和容量上都有改进。
最大切割 II 算法开始时将所有高 VTH单元分配给设计,然后判断出会违反时序约束的关键子电路。关键
子电路中的所有单元都改换为低 VTH,以满足时序约束的要求。接着,用常规的最大切割算法判别出可以
容忍变回高 VTH 而不会出现延迟违规的那些边界。这样,最大切割 II 基本上只将最大切割算法用于关键
的子电路,从而极大地降低了待优化电路的规模。
您可能关注的文档
最近下载
- 新版VDA6.3-2023过程审核精品教程(培训课件).pptx VIP
- 委外核销调整过滤不到单据.pdf VIP
- 聚乙烯管道工程技术规范.pdf VIP
- Fronius伏能士 TPS 270i C Pulse MIG.MAG电源操作手册.pdf VIP
- 警航无人机培训试题复习测试附答案.doc
- 城市轨道交通运营管理毕业论文-城市轨道交通客运量影响因素.docx VIP
- 2025福建莆田市城市建设投资开发集团有限公司招聘企业员工30名笔试历年参考题库附带答案详解.docx
- 汽车产品型号编制规则.pdf VIP
- (新版)城管协管员考试题库及答案.docx VIP
- Premiere视频编辑案例教程第2版(Premiere Pro 2020)PPT完整全套.pptx
文档评论(0)