74HC 595完整中文资料.pdfVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
74HC595芯片是一种串入并出的芯片,在电子显示屏制作当中有广泛 的应用。 74HC595是8位串行输入/输出或者并行输出移位寄存器,具有高阻、 关、断状态。 三态。特点 8位串行输入 8位串行或并行输出 存储状态寄存器,三 种状态 输出寄存器可以直接清除 100MHz的移位频率 输出能力 并 行输出,总线驱动 串行输出; 标准 中等规模集成电路应用 串行到并行的数据转换 Remote contr ol holding register. 描述 595是告诉的硅结构的CMOS器件, 兼 容低电压TTL 电路,遵守JEDEC标准。 595是具有8位移位寄存器和一个存储器,三态输出功能。 移位寄 存器和存储器是分别的时钟。数据在SCHcp 的上升沿输入,在STcp 的上升沿进入的存储寄存器中去。如果两个时钟连在一起,则移位寄 存器总是比存储寄存器早一个脉冲。 移位寄存器有一个串行移位输 入 (Ds),和一个串行输出 (Q7’),和一个异步的低电平复位,存 储寄存器有一个并行8位的,具备三态的总线输出,当使能OE时(为 低电平),存储寄存器的数据输出到总线。 CPD决定动态的能耗,PD=CPD×VCC×f1+∑(CL×VCC2×f0) F1= 输入频率,CL=输出电容 f0=输出频率 (MHz)Vcc 电源电压 引脚 说明符号引脚描述 内部结构 结合引脚说明就能很快理解 595的工作情况 引脚功能表: 管脚编号 管脚名 管脚定义功能 1、2、3、4、5、6、 QA—QH 三态输出管脚 7、15 8 GND 电源地 9 SQH 串行数据输出管脚 10 SCLR 移位寄存器清零端 11 SCK 数据输入时钟线 12 RCK 输出存储器锁存时钟线 13 OE 输出使能 14 SI 数据线 15 VCC 电源端 真值表: 输入管脚 输出管脚 SI SCK SCLR RCK OE X X X X H QA—QH 输出高阻 X X X X L QA—QH 输出有效值 X X L X X 移位寄存器清零 L 上沿 H X X 移位寄存器存储L H 上沿 H X X 移位寄存器存储H X 下沿 H X X 移位寄存器状态保持 输出存储器锁存移位寄存器中的 X X X 上沿 X 状态值 X X X 下沿 X 输出存储器状态保持 74595的数据端: QA--QH: 八位并行输出端,可以直接控制数码管的8个段。 QH': 级联输出端。我将它接下一个595的SI端。 SI: 串行数据输入端。 7

文档评论(0)

159****1262 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档