74LS373详细资料精心整理.pdfVIP

  • 182
  • 0
  • 约4.92千字
  • 约 5页
  • 2020-08-21 发布于江苏
  • 举报
74LS373 引脚图、内部结构、参数、典型应用电路 74LS373 引脚图、内部结构、参数、典型应用电路 【功能简介】 【功能简介】 74LS373 是一款常用的地址锁存器芯片,由八个并行的、带三态缓冲输出的 74LS373 是一款常用的地址锁存器芯片,由八个并行的、带三态缓冲输出的 D 触发器构成。在单片机系统中为了扩展外部存储器,通常需要一块 74LS373 芯 D 触发器构成。在单片机系统中为了扩展外部存储器,通常需要一块 74LS373 芯 片。本文将介绍 74LS373 的工作原理,内容涵盖引脚图、内部结构、主要参数以 片。本文将介绍 74LS373 的工作原理,内容涵盖引脚图、内部结构、主要参数以 及在单片机扩展系统中的典型应用电路。 及在单片机扩展系统中的典型应用电路。 【内部逻辑结构图】 【内部逻辑结构图】 74LS373 地址锁存器的内部逻辑结构如图一所示。 74LS373 地址锁存器的内部逻辑结构如图一所示。 图 1 图 1 【74LS373 的真值表(功能表)】 【74LS373 的真值表(功能表)】 G—与 8031/8051 的ALE 相连,控制八个 D 型锁存器的导通与截 G—与 8031/8051 的ALE 相连,控制八个 D 型锁存器的导通与截 止:高电平时,八个 D 型锁存器正常运行 (导通),即锁存器的输出端 止:高电平时,八个 D 型锁存器正常运行 (导通),即锁存器的输出端 与输入端 D 的反相信号始终同步;低电平时锁存器截止,D 锁存器输出 与输入端 D 的反相信号始终同步;低电平时锁存器截止,D 锁存器输出 端的状态保持不变。 端的状态保持不变。 OE (Output Enable Output Control)—使能端,接地时锁存 OE (Output Enable Output Control)—使能端,接地时锁存 器输出端的地址信号能正常送出。 器输出端的地址信号能正常送出。 OE G 功 能 OE G 功 能 0 0 直通 0 0 直通 Q Q = D = D

文档评论(0)

1亿VIP精品文档

相关文档