抢答器毕业设计论文.pdf

  1. 1、本文档共39页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
摘要 摘要 随着计算机技术和电子技术的迅速发展,现在的抢答器的功能越来越强,准确性 随着计算机技术和电子技术的迅速发展,现在的抢答器的功能越来越强,准确性 和可靠性也越来越高。大部分传统的抢答器都是基于数字电路构成的,不仅制作过程 和可靠性也越来越高。大部分传统的抢答器都是基于数字电路构成的,不仅制作过程 复杂,而且可靠性和准确性较低,还有成品面积大,安装、维护困难等问题。近年来 复杂,而且可靠性和准确性较低,还有成品面积大,安装、维护困难等问题。近年来 电子技术得到迅速发展,使得电子系统的设计者利用 EDA 软件,就可以独立设计所需 电子技术得到迅速发展,使得电子系统的设计者利用 EDA 软件,就可以独立设计所需 ASIC FPGA ASIC FPGA 的专用集成电路 ( )器件,现在利用现场可编辑逻辑门阵列 (简称 )制作 的专用集成电路 ( )器件,现在利用现场可编辑逻辑门阵列 (简称 )制作 的抢答器,不仅制作过程简单,而且准确性也更高。 的抢答器,不仅制作过程简单,而且准确性也更高。 EP2C35F672C8 本设计的主芯片是 EP2C35F672C8,系统由组别判断电路、分频电路、倒计时电 本设计的主芯片是 ,系统由组别判断电路、分频电路、倒计时电 路、抢答判别电路、扫描信号产生电路、信号匹配电路和显示电路组成。该抢答器可 路、抢答判别电路、扫描信号产生电路、信号匹配电路和显示电路组成。该抢答器可 以容纳四组八位选手同时参与抢答,系统具有清零功能和倒计时功能。经编译和仿真 以容纳四组八位选手同时参与抢答,系统具有清零功能和倒计时功能。经编译和仿真 所设计的程序,并下载到开发系统上进行调试验证,最终完成抢答器的设计。 所设计的程序,并下载到开发系统上进行调试验证,最终完成抢答器的设计。 关键词:电子设计自动化;可编程逻辑门阵列;抢答器 关键词:电子设计自动化;可编程逻辑门阵列;抢答器 I  I  Abstract Abstract With the development of electronic technology andelectronic technology the  With the development of electronic technology andelectronic technology the  , , Responder is now more powerful, more and more high reliability and accuracy. Most of the  Responder is now more powerful, more and more high reliability and accuracy. Most of the  previous Responder composed of digital

文档评论(0)

151****3272 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档