电子线路 二进制译码器 二进制译码器.pptVIP

  • 36
  • 0
  • 约1.49千字
  • 约 17页
  • 2020-10-07 发布于北京
  • 举报

电子线路 二进制译码器 二进制译码器.ppt

复习 1、全班有42名同学,需几位 二进制代码才能表示? 2、为什么要用优先编码器? 译码 译码器 实现译码功能的电路 编码的逆过程,将编码时赋予代码特定含义“翻译”出来 二进制代码 原来信息 编码对象 编码 译码 常用的译码器有二进制译码器、二、十进制 译码器和显示译码器等 三位二进制译码器 二进制译码器 3线、8线译码器 负逻辑与非门 74LS138逻辑功能 译码输入端 S为控制端(又称使能端) S=1,译码工作 S=0,禁止译码 输出全1 表174LS138的功能表 74LS138的逻辑符号 低电平有效输出 三位二进制代码 使能端 74LS138逻辑功能 三个译码输入端(地址输入端):A2、A1、A0 八个译码输出端:Yo~Y7 三个控制端(使能端):S1、S2、S3 74LS138逻辑功能 译码器的控制输入端:S1、S2、S3 当S1= 1 S2和S3 均为0时,GS输出为高电平,译码器处于工作状态。否则,译码器被禁止,所有的输出端被封锁在高电平 译中 当译码器处于工作状态时,每输入二进制代码:输出端为低电平;输出端为高电平 74LS138输出端被“译中”时为低电平,所以逻辑符号中每个输出端74LS138输出端被“译中”时为低电平,所以逻辑符号中每个输出端Yo~Y7 ,上方均有“—”符号 两片74LS138译码器构成4线—16线译码器 扩展位 控制使能端 A3 =0时 片Ⅰ工作,片Ⅱ禁止 A3 =1时 片Ⅰ禁止,片Ⅱ工作 功能扩展(使能端) 实现组合逻辑函数F(A,B,C) 逻辑函数的输入变量(ABC):3线、8线译码器74LS138地址输入端(A2A1A0) 译码器实现组合逻辑函数:每个输出端Yi都与某一个最小项mi相对应,加上适当的门电路 例1 试用74LS138译码器实现逻辑函数 解:因为: 则 电路图 正确连接控制输入端使译码器处于工作状态,将Y1、Y3、Y5、Y6、Y7经一个与非门输出,A2、A1、A0分别作为输入变量A、B、C,就可实现组合逻辑函数 二进制译码器 * * 译码器: 实现译码功能的电路 常用的译码器有二进制译码器、二-十进制 译码器和显示译码器等。 * 输入:二进制代码(N位), 输出:2N个,每个输出仅包含一个最小项 输入是三位二进制代码、有八种状态,八个输出端分别对应其中一种输入状态。因此,又把三位二进制译码器 3线、8线译码器 * S为控制端(又称使能端) S=1 译码工作 S=0 禁止译码 输出全1 * , * * 当译码器处于工作状态时,每输入一个二进制代码将使对应的一个输出端为低电平,而其它输出端均为高电平。也可以说对应的输出端被“译中”。 * A3 =0时,片Ⅰ工作,片Ⅱ禁止 A3 =1时,片Ⅰ禁止,片Ⅱ工作 * 二进制译码器 * * 译码器: 实现译码功能的电路 常用的译码器有二进制译码器、二-十进制 译码器和显示译码器等。 * 输入:二进制代码(N位), 输出:2N个,每个输出仅包含一个最小项 输入是三位二进制代码、有八种状态,八个输出端分别对应其中一种输入状态。因此,又把三位二进制译码器 3线、8线译码器 * S为控制端(又称使能端) S=1 译码工作 S=0 禁止译码 输出全1 * , * * 当译码器处于工作状态时,每输入一个二进制代码将使对应的一个输出端为低电平,而其它输出端均为高电平。也可以说对应的输出端被“译中”。 * A3 =0时,片Ⅰ工作,片Ⅱ禁止 A3 =1时,片Ⅰ禁止,片Ⅱ工作 *

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档