数字式电子锁的设计与制作.pptx

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《数字电子技术基础》课程设计任务书;1;1;1;3 芯片介绍 3.1 74ls194 194 为 4 位双向移位寄存器,其逻辑图如下:;据由DSL 送入。 当 S0 和 S1 均为低电平时,CLOCK 被禁止。只有当 CLOCK 为高电平时 S0 和 S1 才可改变。 其真值表如下:;3.3 74ls161 74LS161 是常用的四位二进制可预置的同步加法计数器,他可以灵活的运用 在各种数字电路,以及单片机系统种实现分频器等很多重要的功能,其引脚图如;据输入端 D3 , D2 , D1 , D0 的状态一样, 为同步置数功能。而只有当 CR=LD=EP=ET=“1”、CP 脉冲上升沿作用后,计数器加 1。74LS161 还有一个进位 输出端CO,其逻辑关系是 CO= Q0·Q1·Q2·Q3·CET。合理应用计数器的清零功能和 置数功能,一片 74LS161 可以组成 16 进制以下的任意进制分频器。 3.4 74ls85 74ls85 为 4 位数值比较器,引脚图如下:;图 3.4.2 74ls85 功能表 3.5 74ls00 74ls00 为四组 2 输入端与非门(正逻辑),其逻辑图如下:;3.6 74ls08 74ls08 为四组 2 输入端与门(正逻辑),其逻辑图如下:;8;图 3.7.2.1 多谐振荡器 3.7.2.2 单稳态触发器 NE555 的高触发端 TH(6 脚)和放电端 D(7 脚)接 RC 定时电路,低触发 端 TL(2 脚)外接触发信号。 单稳态触发器的定时时间就是输出脉冲的宽度 Tw。 Tw≈1.11×R1×C1;图 3.7.2.3 RS 触发器 电路设计 密码输入电路 密码输入电路由 74ls194、74ls175、74ls00 组成,我们采用 74ls194 移位寄存 器进行串行输入,74ls175 寄存器进行输出,如图所示:;密码预置电路和开锁电路由 74ls85、74ls08 和 74ls00 组成,如图所示:;;图 4.4.3;仿真与调试 密码预置与输入的仿真 我们设定密码为 1100,则输入 1111 时,输入错误,红灯亮,如图 5.1.1;输 入 1100 时,输入正确,绿灯亮,如图 5.1.2。;5.2 报警电路的仿真 输入三次错的密码时,报警电路启动蜂鸣器工作,如图 5.2。;6 实物图;17

文档评论(0)

moxideshijie2012 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档