- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2017.4 电子电路 EDA
一、单项选择题
1.B 2.A 3.B 4. B 5. A
6.C 7.A 8.A 9.C 10. A
11.D 12.C 13.C 14.B 15.D
二、名词解释题
16. 专有集成电路
17. 寄存器传输级
18. 片上可编程系统
三、判断改错题
19. 正确
20. 错误
把功能仿真改为时序仿真。
21. 正确
22 错误
把片外改为片上
四、简答题
23 .状态机模式:可以无外设、无总线结构和无实时操作系统,达到最低的成本,应用于
VGA和 LCD控制等,达到可高或可低的性能。
单片机模式:包括一定的外设,可以利用实时操作系统和总线结构,以中等的成本,
应用于控制和仪表,达到中等的性能。
定制嵌入模式: 高度集成扩充的外设,实时操作系统和总线结构, 达到高性能,应用
于网络和无线通信等。
24. 阻塞赋值“可以看作一步进程:
当没有其它可以打断赋值的描述时,估计等式右边的值并赋予左边。 其完成后,才进行
下一条语句的执行
“非阻塞赋值”
非阻塞赋值在赋值开始时计算表达式右边的值,到了本次仿真周期结束时才更新被
赋值变量,且也许其它语句的同时赋值。不影响其赋值结果
非阻塞赋值为寄存器数据类型而设,所以只能被允许在程序块里面出现,比如
initial 块和 always 块。不允许持续性赋
25. 知识产权
IP 核有三种不同的存在形式: HDL语言形式,网表形式、版图形式。分别对应我们常说的
三类 IP 内核:软核、固核和硬核。
26. 传统的设计方法都是自底向上的; EDA设计方法是自顶向下。不同点在于:
(1)传统设计方法采用的是手动设计,而 EDA设计方法是自动设计;
(2 )传统设计方法硬、软件分离,而 EDA设计方法打破了硬、软件屏障;
(3 )传统设计方法设计周期长,而 EDA设计方法设计周期短。
1
27. 答:功能仿真是直接对 HDL语言、原理图描述或其它描述形式描述的逻辑功能进行测试
模拟,以了解其实现的功能是否满足原设计的要求。 它是由设计输入的行为级或 RTL级代码、
测试数据参与的测试程序以及调用模块的行为仿真模型共同参与完成逻辑功能的验证。 功能
仿真没有延时信息, 仿真过程不涉及任何具体器件的硬件特性。 时序仿真是在选择了器件之
后,由适配器完成布局、布线并得到 HDL网表和标准延时文件,以及 FPGA基本单元仿真模
型和测试程序, 它们共同参与时序仿真。 时序仿真包含了器件的硬件特性参数和内部连线时
延的仿真,是接近真实器件运行特性的仿真,因而仿真精度高。
五、程序分析题
28.
(1)data_in3 ,endtask , 1’b0,1 ’b1
六、编程题
29.
30.
// 子模块
module Dflop (d,rset,clk ,q);
input d,reset,clk;
output q;
reg q;
always @ (posedge clk )
begin
if (reset==1)
q = 0;
else
q = d;
2
end
endmodule
顶层模块程序设计
Module(xin,clk,yout);
Input clk;
Input
原创力文档


文档评论(0)