《数字电子技术2》.ppt

  1. 1、本文档共76页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第 2 章 门电路 2.4.4 其他类型的CMOS门电路 一、其他逻辑功能的CMOS门电路 1、 CMOS与非门 CMOS与非门 G G G G S S S S D D D D (1) 电路结构 (2) 逻辑功能分析 0 0 VDD VDD vA vB T1 T2 T3 T4 vo 逻辑电平表 导通 截止 导通 截止 VDD 0 VDD 导通 截止 截止 导通 VDD VDD 0 截止 导通 导通 截止 VDD VDD VDD 截止 导通 截止 导通 0 第 2 章 门电路 2.4.4 其他类型的CMOS门电路 一、其他逻辑功能的CMOS门电路 1、 CMOS与非门 CMOS与非门 G G G G S S S S D D D D (1) 电路结构 (2) 逻辑功能分析 0 0 vA vB T1 T2 T3 T4 vo 逻辑电平表 导通 截止 导通 截止 VDD 0 VDD 导通 截止 截止 导通 VDD VDD 0 截止 导通 导通 截止 VDD VDD VDD 截止 导通 截止 导通 0 输入、输出高电平为 逻辑1 低电平为逻辑0 0101 A B Y 真值表 0011 1110 逻辑表达式 · Y = A B 第 2 章 门电路 2、 CMOS或非门 (1) 电路结构 CMOS或非门 G G G G S S S S D D D D T1、 T3 两个PMOS管串联, T2、 T4 两个NMOS管并联。 MOS管的工作状态: 导通、截止。 输入电平: VIL=0V 、 VIH= VDD MOS管的开启电压: VGS(th)N = |VGS(th)P | 第 2 章 门电路 2、 CMOS或非门 (1) 电路结构 CMOS或非门 G G G G S S S S D D D D (2) 逻辑功能分析 vA vB T1 T2 T3 T4 vo 逻辑电平表 0 0 导通 截止 导通 截止 VDD 0 0 第 2 章 门电路 2、 CMOS或非门 (1) 电路结构 CMOS或非门 G G G G S S S S D D D D (2) 逻辑功能分析 vA vB T1 T2 T3 T4 vo 逻辑电平表 0 0 导通 截止 导通 截止 VDD 0 VDD 0 VDD 导通 截止 截止 导通 0 第 2 章 门电路 2、 CMOS或非门 (1) 电路结构 CMOS或非门 G G G G S S S S D D D D (2) 逻辑功能分析 vA vB T1 T2 T3 T4 vo 逻辑电平表 0 0 导通 截止 导通 截止 VDD VDD 0 0 VDD 导通 截止 截止 导通 0 VDD 0 截止 导通 导通 截止 0 第 2 章 门电路 2、 CMOS或非门 (1) 电路结构 CMOS或非门 G G G G S S S S D D D D (2) 逻辑功能分析 vA vB T1 T2 T3 T4 vo 逻辑电平表 0 0 导通 截止 导通 截止 VDD VDD VDD 0 VDD 导通 截止 截止 导通 0 VDD 0 截止 导通 导通 截止 0 VDD VDD 截止 导通 截止 导通 0 第 2 章 门电路 2、 CMOS或非门 (1) 电路结构 CMOS或非门 G G G G S S S S D D D D (2) 逻辑功能分析 vA vB T1 T2 T3 T4 vo 逻辑电平表 0 0 导通 截止 导通 截止 VDD 0 VDD 导通 截止 截止 导通 0 VDD

文档评论(0)

189****2507 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档