- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
把寻找操作数的方式叫做(操作数)寻址方式
立即数寻址方式
寄存器寻址方式
存储器寻址方式
1、直接寻址方式 2、寄存器间接寻址方式
3、寄存器相对寻址方式 4、基址变址寻址方式 5、相对基址变址寻址方式
微处理器的定义
微处理器即中央处理单元,采用大规模集成电路技术制成的半导体芯片,内部集成了计
算机的主要部件:控制器、运算器、寄存器组。微处理器通过执行指令序列完成指定的操作,
处理器能够执行全部指令的集合就是该处理器的指令系统。
微机的总线结构的好处,使用特点。包括总线定义,分类。
总线定义:指传递信息的一组公用导线,
总线结构的好处:总线结构使得微机系统组态灵活,扩展方便。
使用特点:在某个时刻只有一个总线主控设备控制系统总线。
某一时刻只能有一个设备向总线发送信号,但可以有多个设备同时从总线上获取信号。
总线按传输信号可以分为
数据总线 (用于CPU 与其他部件之间传递信息,具有三态功能,且是双向的)、
地址总线 (用于传递CPU 要访问的存储单元或 I/O 接口的地址信号)、
控制总线 (连接CPU 的控制部件和内存、I/O 设备等,用来控制内存和 I/O 设备的全部工作)
冯诺依曼存储程序工作原理
1、将采取二进制形式表示数据和指令。指令由操作码和地址码组成
2、将程序和数据存放在存储器中,计算机在工作时从存储器取出指令加以执行,自动完成
计算任务。
3、指令的执行是顺序的,即一般按照指令在存储器中存放的顺序执行,程序分支由转移指
令实现。
4、计算机由存储器、运算器、控制器、输入设备和输出设备五大基本部件组成,并规定了
各部件的基本功能。
8086 微处理器的构成、每一个 T 状态的主要工作。基本的存储读、写总线周期构成。常用
的控制信号。
总线周期是指 CPU 通过总线与外部(存储器或 I/O 端口)进行一次数据交换的过程,即完成
一次总线操作的时间
指令周期是指一条指令经取指、译码、操作数读写直到指令完成所需要的时间。
存储器读总线周期:T1 状态——输出存储器的地址
T2 状态——输出控制信号-RD,选通存储器;DEN 信号,选通数据收发器
T3 和 Tw 状态——检测数据传送是否能够完成
T4 状态——前沿读取数据,完成数据传送
存储器写总线周期:T1 状态——输出 20 位存储器地址 A19~ A0
T2 状态—— -WR 信号有效,-DEN 信号有效以输出数据 D7~D0
T3 和 Tw 状态—— -WR、-DEN 等控制信号持续有效,T3 时钟下降沿检测 READY 信号,决定是
1
否插入 Tw;Tw 期间,各信号延续状态。
T4 状态——完成数据传送,并准备过渡到下一操作。-WR、-DEN 转为无效。
常用的控制信号:
ALE 地址锁存允许,输出、三态、高电平有效
IO/-M:I/O 或存储器访问,输出、三态
-WR:写控制,输出、三态、低电平有效
-RD:读控制,输出、三态、低电平有效
INTR、-INTA 等
存储器地址的译码问题
全译码:
所有的系统地址线均参与对存储单元的译码寻址
特点:采用全译码,每个存储单元的地址都是唯一的,不存在地址重复
译码电路可能比较复杂、连线也较多
部分译码:
只有部分(高位)地址线参与对存储芯片的译码
特点:每个存储单元将对应多个地址(地址重复),需要选取一个可用地址
可简化译码电路的设计、但系统的部分地址空间将被浪费
存储芯片为什么要设置片选信号?它与系统地址总线有哪些连接方式?采用何种连接方式
可避免地址重复?采用哪些连接方式可节省用于译码的硬件?
解答:
片选信号说明该存储器芯片是否被选中正常工作,设置它可以比较方便地实现多个存储器芯
片组成大容量的存储空间
存储器片选信号通常与 CPU 地址总线的高位地址线相关联,可以采用“全译码”、“部分译
码”、“线选译码”方式
采用全译码方式可以避免地址重复
采用部分或线选译码可以节省译码硬件
8086 微处理器的内部结构,EU、BIU 的定义和作用,流水线。
BIU (总线接口单元):由指令队列、指令指针、段寄存器、地址加法器和总线控制逻辑构
成。该单元管理着 8088 与系统总线的接口、负责 CPU 对存储器和外设进行访问。
EU (执行单元):由ALU、通用寄存器、标志寄存器和指令译码逻辑等构成,它负责指令的
译码、执行和数据的运算。
两个单元相互独立,分别完成各自操作。
两个单元可以并行执行
文档评论(0)