EDA电子万年历课题论文.pdfVIP

  • 8
  • 0
  • 约1.41万字
  • 约 23页
  • 2021-01-31 发布于广东
  • 举报
成绩 齐鲁理工学院 课程设计说明书(论文) 题 目 电子万年历 课 程 名 称 EDA 及实验 二 级 学 院 机电工程学院 专 业 电子信息工程 班 级 2012 级电子信息工程 学 生 姓 名 梁 昊 学 号 201212301034 设 计 地 点 电气信息工程训练中心 指 导 教 师 臧红岩 设计起止时间:2015 年12 月3 日至2015 年12 月10 日 1 1 前 言 21 世纪是信息爆炸的时代,生活的节奏越来越快,大家的时间观念越来越强, 但是老式的钟表以及日历等时间显示工具已经不太合适。如钟表易坏,需经常维 修,日历每天都需要翻页等。对此,数字万年历的设计就用了用武之地。 基于 DEA 的万年历设计,采用软件开发模块,开发成本底,而且功能设计上有很大的 灵活度,需要在软件上进行简单的修该就能实现不同的功能要求,能够满足不同 的环境要求。同时,该设计在精度上远远超过钟表,并且不需要维修,也不用没 天的翻页,极其的方便。且能够添加各种不同的功能要求。例如:在其上加闹钟, 同时显示阴阳历等。。综上所述本设计具有设计方便、功能多样、电路简洁成本 低廉等优点,符合社会发展的趋势,前景广阔。 基于EDA 的万年历设计,主要 完成的任务是使用VHDL 语言,在QuartusII 上完成电路的设计,程序的开发,基 本功能是能够显示、修改年、月、日、时、分、秒。电路的设计模块分为几个模 块:控制、时间显示调整、时、分、年、月、日各模块。各个模块完成不同的任 务,合在一起就构成了万年历。软件模块直接在 QuartusII 上进行,使用 VHDL 语言,根据各个模块的不同功能和它们之间的控制关系进行编写。 2 2 目录 一、设计总体思路 4 1.1 设计总体内容 4 4、具备日历调整功能和节日提醒功能。 4 1.2 设计要求 5 2、用VHDL 设计各单元电路,完成其功能仿真和编译并生成低层 模块; 5 1.3 课程设计的意义 5 1.4 设计总体思路 5 基于FPGA 利用VHDL 语言进行编程然后利用其生成模块化然后利 用模块再连接成顶层文件。 5 1.5 设计框图 6 二、单元电路设计 7 2.1 天模块 7 2.2 月模块 9 2.3 年模块 11 2.4 星期模块 12 2.5 提醒模块 13 2.6 控制模块 15 2.7 显示模块 16 三、总电路设计图 19 四、电路调试 19 3 3 五、设计调试总结与体会 21 六、附录 22 七、参考文献 23 一、设计总体思路 1.1 设计总体内容 用 FPGA 为核心器件,用 VHDL 为设计手段设计制作一个具有大小 月份自动调节和闰年补偿功能的数字日历,具体设计要求如下: 1、用7 个数码管从左到右分别显示年(后两位)、月、日和星期;星期与日之间 隔开一位。 2、年计数从00 到99 循环;月、日的计数显示均从1 开始,并具备大小月份自 动调节和闰

文档评论(0)

1亿VIP精品文档

相关文档