数字电路基础实验3.docx

数字电子电路的基础实验 实验3触发器及其应用 一、 实验目的 1、掌握基本RS、JK、D和T触发器的逻辑功能; 2、 掌握集成触发器的逻辑功能及使用方法; 3、 掌握触发器之间相互转换的方法。 二、 实验原理 触发器具有两个稳定状态,分别表示逻辑状态“ 1 ”和“ 0”。在一定的外界信号作用下,它可以从 一个稳定状态翻转到另一个稳定状态,是一个具有记忆功能的二进制信息存储器件,是构成各种时序电 路的最基本逻辑单元。 1、基本RS触发器 图4.29为由两个与非门交叉耦合构成的基本 RS触发器,它是无时钟控制低电平直接触发的触发器。 基本RS触发器具有置“ 0”、置“ 1 ”和“保持”三种功能。通常称 S为置“ 1 ”端,因为S = 0 ( R = 1) 时触发器被置“ 1 ”; R为置“ 0”端,因为R = 0 ( S = 1 )时触发器被置“ 0”,当S = R = 1时状态 保持;S = R = 0时,触发器状态不定,应避免此种情况发生,表 4.18为基本RS触发器的功能表。基 本RS触发器。也可以用两个“或非门”组成,此时为高电平触发有效。 2、JK触发器 在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。 本实验 采用74HC112双JK触发器,是下降边沿触发的边沿触发器。引脚功能及逻辑符号如图 4.30所示。JK触 发器的状态方程为:Qn+1

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档