基于FPGA的IIR数字滤波器设计.docVIP

  • 44
  • 0
  • 约1.2万字
  • 约 19页
  • 2021-04-02 发布于陕西
  • 举报
数字信号处理在科学和工程技术许多领域中得到广泛的应用,与FIR数字滤波器相比,IIR数字滤波器可以用较低的阶数获得较高的选择性,故本文采用一种基于FPGA的IIR数字滤波器的设计方案,分析了IIR数字滤波器的原理及设计方法,采用EDA技术中的模块化设计思想,就IIR数字滤波器中的一些关键电路进行设计,主要内容包括:时序控制模块、延时模块、补码乘加模块、累加模块和IIR数字滤波器的顶层设计。各模块采用VHDL进行描述后,进行了仿真和综合。仿真结果表明,本文所设计的IIR数字滤波器运算速度较快,系数改变灵活,有较好的参考价值。 一、系统设计原理 1 IIR数字滤波器的原理 一个数字滤波器的系统函

文档评论(0)

1亿VIP精品文档

相关文档