EDA技术与课程设计实验讲义.doc

PAGE 目 录 实验一 数据选择器设计 2 实验二 触发器的设计 4 实验三 计数器的设计 6 实验四 数控分频器的设计 9 实验五 数字秒表的设计 11 实验六 序列检测器设计 12 实验七 比较器和D/A器件实现A/D转换功能的电路设计 14 实验八 正弦信号发生器的设计 16 实验九 电子抢答器的设计 18 实验一 数据选择器设计 一、实验目的 熟悉QuartusⅡ的VHDL文本设计流程全过程,学习简单组合电路的设计、多层次电路设计、仿真和硬件测试。 二、实验设备 GW48系列SOPC/EDA实验开发系统实验箱一台 计算机一台 三、实验内容 1、首先利用QuartusⅡ完成2选1多路选择器(例1-1)的文本编辑输入(mux21a.vhd)和仿真测试等步骤,最后在实验系统上进行硬件测试,验证本项设计的功能。 【例1-1】 ENTITY mux21a IS PORT ( a, b, s: IN BIT; y : OUT BIT ); END ENTITY mux21a; ARCHITECTURE one OF mux21a IS BEGIN PROCESS (a,b,s) BEGIN IF s = 0 THEN y = a ; ELSE y = b ; END IF;

文档评论(0)

1亿VIP精品文档

相关文档