PAGE
目 录
实验一 数据选择器设计 2
实验二 触发器的设计 4
实验三 计数器的设计 6
实验四 数控分频器的设计 9
实验五 数字秒表的设计 11
实验六 序列检测器设计 12
实验七 比较器和D/A器件实现A/D转换功能的电路设计 14
实验八 正弦信号发生器的设计 16
实验九 电子抢答器的设计 18
实验一 数据选择器设计
一、实验目的
熟悉QuartusⅡ的VHDL文本设计流程全过程,学习简单组合电路的设计、多层次电路设计、仿真和硬件测试。
二、实验设备
GW48系列SOPC/EDA实验开发系统实验箱一台 计算机一台
三、实验内容
1、首先利用QuartusⅡ完成2选1多路选择器(例1-1)的文本编辑输入(mux21a.vhd)和仿真测试等步骤,最后在实验系统上进行硬件测试,验证本项设计的功能。
【例1-1】
ENTITY mux21a IS
PORT ( a, b, s: IN BIT;
y : OUT BIT );
END ENTITY mux21a;
ARCHITECTURE one OF mux21a IS
BEGIN
PROCESS (a,b,s)
BEGIN
IF s = 0 THEN y = a ; ELSE y = b ;
END IF;
您可能关注的文档
- 2661化学试剂和助剂制造行业系数手册.pdf
- 3628全自动变比测试仪操作程序.docx
- A healthy life 人教高中英语选修六B6unit3reading讲座教学PPT课件.ppt
- ai ei ui拼音教学课件教学PPT课件.ppt
- ai ei ui苏教版一年级语文教学PPT课件.ppt
- ɑn en in un ün部编版一年级语文教学PPT课件.pptx
- an en in un ün一年级语文拼音教学PPT课件.pptx
- ang eng ing ong苏教版一年级语文上课件教学PPT课件.ppt
- ao ou iu苏教版一年级语文教学PPT课件.ppt
- Buck-Boost降压-升压斩波电路仿真实验.docx
原创力文档

文档评论(0)