基于FPGA的智能数字秒表-电子信息.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计(论文) 题 目 基于FPGA的智能数字秒表 学生毕业设计(论文)原创性声明 本人以信誉声明:所呈交的毕业设计(论文)是在导师的指导下进行的设计(研究)工作及取得的成果,设计(论文)中引用他(她)人的文献、数据、图件、资料均已明确标注出,论文中的结论和结果为本人独立完成,不包含他人成果及为获得重庆工程学院或其它教育机构的学位或证书而使用其材料。与我一同工作的同志对本设计(研究)所做的任何贡献均已在论文中作了明确的说明并表示了谢意。 毕业设计(论文)作者(签字): 年 月 日 重庆工程学院本科生毕业设计摘要 PAGE I 摘 要 本文设计了一种基于FPGA芯片的智能数字秒表。该系统利用FPGA的可编程性和灵活性等优点,提升了系统设计的效率,缩短了开发周期。 该智能秒表系统包含按键控制模块、电源模块、FPGA控制模块和显示模块这四个模块。按键控制模块由四个按键组成,完成对数字秒表开始、计时、停止、复位的控制;电源模块要从供电电压、输出电压、负载调整和输出电流等指标考虑,供给各个模块合适的电压;FPGA控制模块由FPGA芯片、晶振组成。晶振产生频率输出给FPGA芯片,FPGA芯片通过嵌入式软件编程,按规定的协议对数据进行处理并传输给显示模块使用;显示模块由数码管组成的两块显示器。两块显示器能同时使用并达到同时记录并读取两个时间目的。 本设计的系统原理图使用Altium Designer软件绘制,软件开发平台使用Quartus II,秒表系统的程序编写使用Verilog HDL语言。最后将程序拷入FPGA芯片完成设计。 关键词:FPGA;Verilog HDL;EDA;秒表 重庆工程学院本科生毕业设计ABSTRACT PAGE II ABSTRACT This paper designs a smart digital stopwatch based on FPGA chip. The system utilizes the programmability and flexibility of the FPGA to improve the efficiency of the system design and shorten the development cycle. The smart stopwatch system comprises four modules: a button control module, a power module, an FPGA control module and a display module. The button control module is composed of four buttons to complete the control of the start, timing, stop and reset of the digital stopwatch; the power module should be supplied with appropriate voltages for each module considering the supply voltage, output voltage, load regulation and output current; FPGA The control module is composed of an FPGA chip and a crystal oscillator. The crystal oscillator generates the frequency output to the FPGA chip, and the FPGA chip is programmed by the embedded software to process the data according to the specified protocol and transmit it to the display module; the display module is composed of two displays composed of digital tubes.

文档评论(0)

Frank + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档