数电课程设计,频率计报告.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
.专业整理 .专业整理. . .学习帮手. 目录 TOC \o 1-5 \h \z 第一章 设计题目 2 第二章 设计任务级要求 2 第三章 原理电路和程序设计 2 一、 系统概述 2 设计方案的选择 2 测频法 2 测周期法 2 整体方框图及原理 3 二、 单元电路设计 3 放大整形电路 3 时基电路 3 3?闸门及逻辑控制电路 4 计数锁存电路(含报警电路) 5 译码显示电路 6 整体电路图 7 整机元件清单 7 第四章 电路调试过程与结果 8 第五章 设计小结 10 一、 设计任务完成情况 10 二、 问题及改进 11 三、 心得体会 11 参考文献 11 附录 12 第一章设计题目 简易数字频率计电路设计 数字频率计是用数字显示被测信 号频率的仪器,被测信号可以是正弦 波、方波或其它周期性变化的信号。 如配以适当的传感器,可以对多种物 理量进行测试,比如机械振动的频率、 转速、声音的频率以及产品的计件等 等。因此,数字频率计是一种应用很 广泛的仪器。 第二章设计任务及要求 要求设 计一个 简易的数字频率 计,测量给定信号的频率,并用十进 制数字显示,具体指标为: 1) 测量围:1HA9.999KH乙 闸门时 间1s; 10 HZ—99.99KHZ 闸门时间 0.1s ; 100 HZ— 999.9K HZ 闸门时间 10ms 1 KHZ— 9999KHZ 闸门时间 1ms 2) 显示方式:四位十进制数 3) 当被测信号的频率超出测量围时, 报警? 图3. 1. 2 原理框图 IW- IJI丄丄」 1 JHz Fiscal ouf eHZ wigJLalqal: 第三章原理电路和程序设计 一、系统概述 1.设计方案的选择 测频法 所谓频率,就是周期性信号在单 位时间(1s)变化的次数?若在一定 时间间隔T测得这个周期性信号的重 复变化次数为N,则其频率可表示为 fx=N/T。因此,可以将信号放大整形 后由计数器累计单位时间的信号个 数,然后经译码、显示输出测量结果, 这是所谓的测频法。 测周期法 测周期法使用被测信号来控制闸 门的开闭,而将标准时基脉冲通过闸 门加到计数器,闸门在外信号的一个 周期打开,这样计数器得到的计数值 就是标准时基脉冲外信号的周期值, 然后求周期值的倒数,就得到所测频 率值。 V售嘩对阳棗sd- r -〉dFol ^i- J 2 「5 UUUUUUUUUUUL JIJ111J IT I 由以上两方案的介绍可知,测频法中,当量程大的时候,误差较大,如量程为 1 KHA9999KHZ时,误差为1K。而测周期法中,最后要用电路对周期值进行求 倒数,电路硬件的消耗大。综合,误差围和电路成本,本设计选择测频法。 2.整体方案及原理框图 本设计采用测频法进行原理图的设计。 其中,包括以下单元电路:放大整形 电路、时基电路、闸门及逻辑控制电路、计数锁存电路、译码显示电路。 (如图 3.1.2) 二、单元电路设计 1.放大整形电路 原理图如图3.2.1所示。 本单元的作用是将待测信号按一定的比例放大, 再通过555组成的施密特触 发器,进行整形。使幅值较小的多种信号输出端(图 3.2.1中的signal worked 端)的输出变成只有高电平和低电平的数字信号。 如图3.2.1所示,本单元电路包括由LM741组成的正相比例放大电路和由 555组成的施密特触发器电路,它们分别承担放大和整形的功能。由于设计要求 没有明确指定放大倍数,所以在此电路中,我把放大倍数大约设成100倍。由图 3.2.1电阻放置可知放大倍数: 1 R3/ R1 故取 R1 1K,R3 100K。 2.时基电路 原理图如图3.2.2所示。 本单元的作用是为计数器提供1ms 10ms 100ms 1s四种计数的时间,从 而可以得到不同围的频率值。其中,四个信号分别由输出端 1kHz sig nal out, 100Hz sig nal out, 10Hz sig nal out, 1Hz sig nal out 输出。 如图3.2.2所示,本单元电路包括由555组成的脉冲发生器和由两片 CD4518 组成的分频电路。由公式f 1.43/((R1 2R2)*C),可取图3.2.2 中的 R1 7.5K , R2 68K , C 10nF。这样,555的Q端就可以输出一个频率为 1kHz 的信号,再经过CD4518的三级十分频分别得到100Hz, 10Hz, 1Hz的信号。这些 信号的周期分别为1ms 10ms 100ms 1s,这就是闸门及逻辑控制电路中需要 控制的计数器的计数时间。在本单元电路中,选择计数器 CD4518进行分频是考 虑到经济问题,CD4518中集成了两个模块的十进制计数器

文档评论(0)

cooldemon0602 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档