EDA数控分频器的设计报告.pdfVIP

  1. 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
  2. 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  3. 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数控分频器的设计实验目的学习数控分频器的设计分析和测试方法实验原理数控分频器的功能就是当在输入端给定不同输入数据时将对输入的时钟信号有不同的分频比数控分频器就是用计数值可并行预置的加法计数器设计完成的方法是将计数溢出位与预置数加载输入信号相接即可详细设计程序如例下文所示及语句分析定义实体时钟输入位预置数输出的频率定义结构体定义信号进程中从预置数开始逐步累加到后置再将置为循环以获得一个新的周期脉冲序列即产生新的频率进程中是占空比为的周期信号上升沿时取反形成交替的序列而随变化进程的功能进程中从预置数

数控分频器的设计 1、实验目的: 学习数控分频器的设计、分析和测试方法。 2 、 实验原理: 数控分频器的功能就是当在输入端给定不同输入数据时,将对输入的时钟信号有 不同的分频比,数控分频器就是用计数值可并行预置的加法计数器设计完成的,方法 是将计数溢出位与预置数加载输入信号相接即可,详细设计程序如例下文所示。 1) VHDL 及语句分析 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENT

文档评论(0)

zxj4123 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档