第二讲组合逻辑电路及verilog语言基础.pptxVIP

  • 40
  • 0
  • 约8.05千字
  • 约 92页
  • 2021-08-26 发布于北京
  • 举报

第二讲组合逻辑电路及verilog语言基础.pptx

尹 仕 王贞炎; 数字电路就结构和工作原理而言可分为两大类:组合逻辑电路和时序逻辑电路。 组合逻辑电路:任何时刻的输出状态只取决于该时刻的输入状态,而与电路原来的状态无关。; 分析目的:根据已知逻辑电路,分析电路的逻辑功能。 分析步骤: ◆由逻辑图写出各输出端的逻辑表达式 ◆化简和变换逻辑表达 ◆列出真值表 ◆根据真值表或逻辑表达式,确定其功能。; 例4.1.1:已知逻辑电路如右图 所示, 试分析该电路的逻辑功能。 解:根据逻辑图写出输出函数的逻辑表达式 L=Z⊕C=(A⊕B)⊕C 列出真值表 确定逻辑功能 输入变量的取值中有 奇数个1时,L为1,否则L 为0,电路具有奇校验功能。 ; 设计步骤: ◆根据实际逻辑问题的因果关系确定输入、输出变量,并定义逻辑状态的含义 ◆根据对电路逻辑功能的要求,列出真值表 ◆由真值表写出逻辑表达式 ◆简化和变换逻辑表达式,画出逻辑电路图 ; 例4.1.1:试用与非门和反相器设计一个优先排队电路。火车有特快、直快和慢车。它们进出站的优先次序是:特快、直快、慢车,同一时刻只能有一列车进出。 解:由题意进行逻辑抽象。 当特快A=1时,无论直快B、慢车C为何值,LA=1,LB=LC=0; 当直快

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档