Xilinx 7系列FPGA管脚是如何定义的?.docxVIP

Xilinx 7系列FPGA管脚是如何定义的?.docx

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Xilinx7系列FPGA管脚是如何定义的? 引言:我们在进行(FPGA)原理图和(PCB设计)时,都会涉及到FPGA芯片管脚定义和封装相关信息,本文就Xilinx7系列FPGA给出相关参考,给FPGA硬件开发人员提供使用。通过本文,可以了解到: Xilinx7系列FPGA管脚是如何定义的 原理图设计时如何下载FPGA管脚文件((Pi)nout文件) 1.Xilinx7系列FPGA管脚定义 表1-1、Xilinx7系列FPGA管脚定义 FPGA的器件管脚按照Bank进行划分,每个Bank独立供电,以使FPGAI/O适应不用电压标准,增强I/O设计的灵活性。每个用户Bank包括50个I/O管脚或者24对差分对管脚(48个差分信号),Top和Bottom各一个单端管脚。图1给出了K325T芯片用户BankIO原理图举例。 图1、K325T芯片用户BankIO原理图 在图中,我们可以看到红色圈住的两个单端信号,绿色线条圈住的_CC(时钟)管脚不用作时钟输入时可以作为用户I/O来使用,另外,还可以看到蓝色标记的(VR)EF管脚,当该BANKI/O用作DDR内存(接口)时,需要提供伪差分所需的(阈值电压),此时_VREF_管脚需要接DDR外设要求的参考电压。其他I/O管脚分析,可以参考表1-1管脚定义说明。 2.Xilinx7系列FPGA管脚Pinout文件下载 我们在进行原理图库设计时,如何获得FPGA每个管脚定义呢?在UG475官方文档第二章7SeriesFPGAsPackageFiles的ASCIIPinoutFiles子节中,按照FPGA器件家族和器件封装分类,给出了7系列所有器件Pinout定义链接地址。官网给出CSV和TXT两种格式Pinout文件,我们可以灵活选择。 图2、FPGAPinout下载链接 图3、Xilinx官网下载Pinout 我们打开一个.TXT形式的Pinout,如图4所示。可以看到,文件分为8列,包含所有设计原理图所需的关键信息:管脚编号、管脚名称、管脚DDR内存分组、管脚BANK编号、辅助组(VCCAUX)、超级逻辑域(SLR)、I/O管脚类型(配置、HR、HP、(收发器)管脚等)以及与器件Pin-to-Pin兼容相关的NC管脚信息。 图4、Pinout文件内容举例

文档评论(0)

133****2345 + 关注
实名认证
文档贡献者

教师资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2023年07月24日上传了教师资格证

1亿VIP精品文档

相关文档