- 1、本文档共9页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE
PAGE 1 / 9
数字电路各章知识点
一、 数制和码制
第 1 章 逻辑代数基础
二进制和十进制、十六进制的相互转换
补码的表示和计算
3. 8421 码表示
二、 逻辑代数的运算规则
逻辑代数的三种基本运算:与、或、非
逻辑代数的基本公式和常用公式逻辑代数的基本公式( P10)
逻辑代数常用公式:
吸收律: A AB A
消去律: A AB AB AB AB A
多余项定律: AB
AC BC
AB AC
反演定律: AB A B A B A ? B
AB AB AB AB
三、 逻辑函数的三种表示方法及其互相转换 ★ 逻辑函数的三种表示方法为:真值表、函数式、逻辑图
会从这三种中任一种推出其它二种,详见例 1-6、例 1-7
逻辑函数的最小项表示法 四、 逻辑函数的化简: ★
1、 利用公式法对逻辑函数进行化简
2、 利用卡诺图队逻辑函数化简
3、 具有约束条件的逻辑函数化简
例1.1 利用公式法化简
F ( ABCD )
ABC
AB AD C BD
解: F ( ABCD )
ABC
AB AD C BD
AB AB AD
C BD
( ABC C
AB C)
B AD C BD
( AB
AB B)
B D AD C
( B BD
B D)
B D C ( D AD D )
例 1.2 利用卡诺图化简逻辑函数
Y( ABCD)
m(3、5、6、7、10)
约束条件为
m(0、1、2、4、8)
解:函数 Y 的卡诺图如下:
CD
AB 00 01 11 10
00 × × 1 ×
01 × 1 1 1
11
10 × 1
Y A BD
第2章 集成门电路
一、 三极管如开、关状态
1、饱和、截止条件:截止:
V be V T
饱和: i B
I BS
I CS
2、反相器饱和、截止判断
二、基本门电路及其逻辑符号 ★
与门、或非门、非门、与非门、 OC 门、三态门、异或、传输门
(详见附表:电气图用图形符号 P321 ) 二、 门电路的外特性
★ 1、电阻特性:对 TTL 门电路而言,输入端接电阻时,由于输入电流流过该电阻,会
在电阻上产生压降,当电阻大于开门电阻时,相当于逻辑高电平。详见习题【 2-7】、【2-11】2、输入短路电流 I IS
输入端接地时的输入电流叫做输入短路电流 I IS。
3、输入高电平漏电流 IIH
输入端接高电平时输入电流
4、输出高电平负载电流 IOH
5、输出低电平负载电流 IOL
6、扇出系数 NO
一个门电路驱动同类门的最大数目。
非门的扇出系数: M 1=I OL /I IL , M 2=I OH /IIH , N=MIN ( M 1 , M 2)。
第 3 章 组合逻辑电路
化简一、组合逻辑电路:任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关二、组合逻辑电路的分析方法 ★
化简
逻辑图
写出逻辑函数式
真值表
逻辑功能
三、若干常用组合逻辑电路
译码器( 74LS138 、 74LS139) 数据选择器(掌握表达式)
全加器(真值表分析)
四、组合逻辑电路设计方法 ★
1、 用门电路设计
2、 用译码器、数据选择器实现五、集成器件的接联
P95 图 3-28 以及 P102 图 3-40
例3.1 试设计一个三位多数表决电路
1、 用与非门实现
2、 用译码器 74LS138 实 现
3、 用双 4 选 1 数据选择器 74LS153
解: 1. 逻辑定义
设 A 、B 、C 为三个输入变量, Y 为输出变量。逻辑 1 表示同意,逻辑 0 表示不同意, 输出变量 Y=1 表示事件成立,逻辑 0 表示事件不成立。
2. 根据题意列出真值表如表 3.1 所示
A
B
表 3.1
C
Y
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
1
1
0
0
0
1
0
1
1
1
1
0
1
1
1
1
1
3. 经化简函数 Y 的最简与或式为: Y
AB
BC
AC
4. 用门电路与非门实现
函数 Y 的与非 — 与非表达式为: Y
ABBC AC
逻辑图如下:
A
B
C Y
用 3—8 译码器 74LS138 实现
由于 74LS138 为低电平译码,故有 Yi mi
由真值表得出 Y 的最小项表示法为:
Y m3
m5 m6 m7
m3 ? m5 ? m6 ? m7
Y3Y5Y 6Y7
用 74LS138 实现的逻辑图如下: A B
C
1
0
A 2 Y 0
A1 Y 1
8 YA 0 Y
8 Y
Y33
Y
3
3
1
1
Y
Y
S 4
S1 L47 Y 5
S2 Y 6
S3 Y 7
用双 4 选 1 的数据选择器 74L
文档评论(0)