- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA/CPLD 开发套件实验教程
——PERI2-4DI 篇
FPGA/CPLD 开发套件实验教程 —— PERI2-4DI 篇
实验四、 I2C 实践(一) -LM75A 温度传感器
实验目的:
在这一课里,我们一起来学习 I2C 协议,以及 I2C 驱动的编写方法,并通过 FPGA/CPLD 来驱动 LM75A 温度传感器,
读出当前温度信息。
实验原理:
(1) I2C 串行总线概述
采用串行总线技术可以使系统的硬件设计大大简化、 系统的体积减小、 可靠性提高。 同时,系统的更改和扩充极为容易。
常用的串行扩展总线有: I2C (Inter IC BUS )总线、单总线( 1-WIRE BUS )、 SPI (Serial Peripheral Interface )总线及
Microwire/PLUS 等。 本课仅讨论 I2C 串行总线。
I2C 总线是 PHLIPS 公司推出的一种串行总线,是具备多主机系统所需的包括总线裁决和高低速器件同步功能的高性能
串行总线。
I2C 总线只有两根双向信号线。一根是数据线 SDA ,另一根是时钟线 SCL 。
I2C 总线通过上拉电阻接正电源。当总线空闲时,两根线均为高电平。连到总线上的任一器件输出的低电平,都将使总
线的信号变低,即各器件的 SDA 及 SCL 都是线 与“ ”关系。
每个接到 I2C 总线上的器件都有唯一的地址。主机与其它器件间的数据传送可以是由主机发送数据到其它器件,这时主
1
FPGA/CPLD 开发套件实验教程 —— PERI2-4DI 篇
机即为发送器,总线上接收数据的器件则为接收器。在多主机系统中,可能同时有几个主机企图启动总线传送数据,为了避
免混乱, I2C 总线要通过总线仲裁,以决定由哪一台主机控制总线。
在 FPGA/CPLD 应用系统的串行总线扩展中,我们经常遇到的是以 FPGA/CPLD 为主机,其它接口器件为从机的单主机
情况。
(2)I2C 总线的数据传送
1)、数据位的有效性规定
I2C 总线进行数据传送时,时钟信号为高电平期间,数据线上的数据必须保持稳定,只有在时钟线上的信号为低电平期
间,数据线上的高电平或低电平状态才允许变化。
2 )、起始和终止信号
SCL 线为高电平期间, SDA 线由高电平向低电平的变化表示起始信号; SCL 线为高电平期间, SDA 线由低电平向高电
平的变化表示终止信号。
起始和终止信号都是由主机发出的,在起始信号产生后, 总线就处于被占用的状态; 在终止信号产生后, 总线就处于空
闲状态。连接到 I2C 总线上的器件,若具有 I2C 总线的硬件接口,则很容易检测到起始和终止信号。接收器收到一个完整的
数据字节后,有可能需要完成一些其它工作,如处理内部中断服务等,可能无法立刻接收下一个字节,这时接收器件可以将
SCL 线拉成低电平, 从而使主机处于等待状态。直到接收器件准备好接收下一个字节时, 再释放 SCL 线使之为高电平, 从而
使数据传送可以继续进行。
3)、数据传送格式
1、字节传送与应答
每一个字节必须保证是 8 位长度。数据传送时,先传送最高位( MSB ),每一个被传送的字节后面都必须跟随一位应答
位(即一帧共有 9 位)。
2
FPGA/CPLD 开发套件实验教程 —— PERI2-4DI 篇
由于某种原因从机不对主机寻址信号应答时(如从机正在进行
原创力文档


文档评论(0)