- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第 3 章 常用数字单元电路结构
3.1 引言
本章介绍 CMOS 数字电路中常用单元电路的结构。本章暂不考虑电路性能
问题,因此可将 MOS 管看成受电压控制的开关。
3.2 互补静态 CMOS 逻辑
互补静态逻辑是 CMOS 电路中最重要的 逻辑系列 , 目前多数 CMOS 逻辑
电路采用这种方法设计,其一般结构如图 3-1 。
pMOS
上拉网络
输入 输出
nMOS
下拉网络
图 2-1 CMOS 逻辑门的一般结构
互补静态逻辑的任何单元电路都是由一个连接 VDD 的 pMOS 上拉网络和一
个连接 GND 的 nMOS 下拉网络构成。 所谓互补关系指这样一种对应关系, 在上
拉网络中的 PMOS 管个数与下拉网络中 NMOS 管个数相等, 且在 nMOS 网络中
串联的晶体管, 必须对应 pMOS 网络中的并联晶体管, nMOS 网络中的并联晶体
管必须对应 pMOS 网络中的串联晶体管。满足这种关系时, 对于任何输入组合,
必有一个网络导通,而另一个网络截止。 这种 CMOS 逻辑门在输入稳定时,不
会有从 VDD 到 GND 的电流,因此,其 静态功耗很低, 这是 CMOS 电路的主要
优点。静态 CMOS 逻辑门的另一个重要优点是,在任何输入组合下,输出端或
者通过 pMOS 网络上拉到 VDD ,或者通过 nMOS 网络下拉到 GND ,输出逻辑
状态比较稳定, 有较强的抗干扰能力。
3.1.1 互补静态逻辑基本 CMOS 逻辑门
图 3-2 是一些基本的 CMOS 逻辑门,可以看出,这些基本 CMOS 门都符合
互补关系。
A
B
A
Y
A Y Y
B
(a) 反相器 (b) 与非门 (c) 或非门
图 3-2 基本 CMOS 逻辑门
互补静态 CMOS 逻辑门的 pMOS 网络和 nMOS 网络的导通逻辑恰好相反,
如果用 FN 表示 nMOS 网络的导通逻辑, FP 表示 pMOS 网络的导通逻辑, 则必须
有
F N FP (3-1 )
例如,在与非门中,
F AB
N
F A B AB
P
整个门的逻辑关系与 pMOS 网络的导通逻辑相同,但观察 nMOS 网络的导
通条件更容
文档评论(0)