硬件工程师笔试题-附答案.docVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
硬件工程师笔试题-附答案 硬件工程师笔试题-附答案 PAGE . 专业资料可编辑 . 硬件工程师笔试题-附答案 填空题(每题5分,8题,共40分) 二极管的导通电压一般是 。 MOS管根据掺杂类型可以分为 NMOS 、 PMOS 。 晶体三极管在工作时,发射结和集电结均处于正向偏置,该晶体管工作在 饱和 状态。 二进制数()2转换成十六进制数是 D2 。 贴片电阻上的103代表 10k?????。 输出使用 OC门或OD门 实现线与功能。 假设A传输线的特征阻抗是70欧姆,B传输线的特征阻抗是30欧姆,A传输线与B传输线相连,那么它们之间的反射系数是 。(也可以是正确答案) 假设模拟信号的输入带宽是10Hz~1MHz,对信号进行无失真采样的最低频率是 2MHz 。 问答题(每题10分,6题,共60分) 单片机上电后没有运转,首先要检查什么?(10分) 答案:第一步,测量电源电压是否正常;第二步,测量复位引脚是否正常;第三步,测量外部晶振是否起振。 请分别画出BUCK和BOOST电路的原理框图。(10分) BUCK电路: BOOST电路: 请画出SAR型(逐次逼近型)ADC的原理框图,或者描述SAR型ADC的工作原理。(10分) SAR型ADC包括采样保持电路(S/H)、比较器(COMPARE)、数/模转换器(DAC)、逐次逼近寄存器(SAR?REGISTER)和逻辑控制单元(SAR?LOGIC)。模拟输入电压VIN由采样保持电路采样并保持,为实现二进制搜索算法,首先由SAR?LOGIC控制N位寄存器设置在中间刻度,即令最高有效位MSB为“1”电平而其余位均为“0”电平,此时数字模拟转换器DAC输出电压VDAC为,其中VREF为提供给ADC的基准电压。由比较器对VIN和VDAC进行比较,若VINVDAC,则比较器输出“1”电平,N位寄存器的MSB保持“1”电平;反之,若VNVDAC,则比较器输出“0”电平,N位寄存器的MSB被置为“0”电平。一次比较结束后,MSB被置为相应的电平,同时逻辑控制单元移至次高位并将其置“1”,其余位置“0”,进行下一次比较,直至最低有效位LSB比较完毕。整个过程结束,即完成了一次模拟量到数字量的转换,N位转换结果存储在寄存器内,并由此最终输出所转化模拟量的数字码。 请将下图所示的英文翻译为中文。(10分) 答案:使用交流耦合的方式将单端CMOS时钟信号送人CLKP引脚,CLKM引脚使用的电容耦合到地,如下图136所示。然而,要实现最优性能必须使用差分输入,因为可以减小共模噪声的干扰。为实现高频输入采样,TI推荐使用低抖动时钟。带通滤波器可以减小抖动带来的影响。非占空比50%的时钟信号不会影响ADC的性能。 请描述ARM或者FPGA各电压的上电时序,一般采用何种方式控制上电时序。(10分) 答案:核电压最先上电,然后辅助电压上电,IO口电压最后上电。 一般采用power good引脚控制上电的时序 请列出你常用的器件型号,并描述其功能和性能,最少描述两种。(10分) 无正确答案,发挥题

文档评论(0)

练习题大师 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档