PCB信号完整性基础(反射,过冲及振铃原理)未完稿归纳.pdfVIP

PCB信号完整性基础(反射,过冲及振铃原理)未完稿归纳.pdf

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Pegasus原创文档 PCB 信号完整性基础(反射,过冲及振铃原理) Pegasus Yu 本文的目的是分析电磁波在 PCB 上传输时候的反射, 从而阐述高速 PCB 中 有关信号完整性的基础问题: 过冲和振铃的原理。 由此可以看出, 什么样的情况 要关注信号完整性问题,也即什么情况下是高速互联设计。 1 单端传输线的信号完整性基础 首先,要了解常见的驱动器和接收器的输出和输入阻抗。见图 1 的电路拓扑 这是一种典型的源端匹配的拓扑。 图 1 驱动器输出的边沿速率见图 2。驱动器和接收器都是普通的单端输出和输入 引脚。 图 2 2008-02-22 Pegasus原创文档 按照 50M 时钟来仿真,当前的拓扑下,接收端的接收波形见图 3。可见信号 接收质量很好。没有过冲和振铃。 图 3 1.1 驱动器的输出阻抗和接收器的输入阻抗 根据理论分析(参见《 PCB 传输线电磁波传播分析(反射入射以及 TDR)》), 传输线上达到稳态后, 接收端的电压为传输线上各个器件阻抗的分压 (不包括传 输线的特征阻抗) 。在仿真中,理想传输线 TL*的特征阻抗为 60 欧姆。 在上面的电路中,接收端接收的正常电压为 3.3V。按照电磁波理论,有两 种情况来使得接收端的接收电压达到需要的幅度。 第一种方式是驱动器输出双倍电压 6.6V 电压,驱动端的阻抗和接收端的阻 抗相等。按照反射和阻抗不匹配的关系,则当驱动端和接收端的阻抗都为 60 欧 姆时,信号在传输过程中处于匹配状态,没有反射发生,同时在接收端将收到 3.3V 的电压。 (请考虑为什么不使得驱动器输出电压和阻抗都大一些,从而使得 接收端得到 3.3V 电压?这是因为这样会导致驱动器端的阻抗和传输线的特征阻 抗不匹配,当线路存在反射的时候,将会在驱动器端再次产生反射) 。 第二种方式是驱动器输出 3.3V 电压,驱动器端阻抗为 60 欧姆,等于传输线 特征阻抗。这样达到接收端的初始信号只有 3.3V 的一半,但是接收端的阻抗很 大,可以理解为无穷大。 这样在接收端将发生全反射。 这样初始信号加上反射信 号,那么在就接收端就产生了叠加的 3.3V 电压。 对于熟悉硬件 Datasheet 的工程师来说,可以从驱动器的输出电压标准来了 解对端的接收器会是什么类型的输入阻抗。 同时也可以想到, 输出低电压当然优 于输出高电压,因此常用的接收器阻抗应该是无穷大的类型。 (当然实际上并非 无穷大,只要比驱动端阻抗大 2 个数量级左右就可以) 。

文档评论(0)

朱素云 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档