电子技术基础:第9章 逻辑门电路.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(2)OC门的电路组成及工作原理 ① 电路组成 图9.24(a)是集电极开路与非门的电路结构,图9.24(b)是其逻辑符号。与普通的与非门电路相比,输出管T3的集电极开路,去掉了R4、T3和D3。需要特别强调的是,只有输出端外接电源电压VCC和上拉电阻R L,OC门才能正常工作,如图9.24(a)中虚线部分所示。 ② 工作原理 当u A = u B = U IH时,T4饱和,u O = U CES = U OL; 当u A 、u B至少有一个为低电平U IL时,T4截止,输出电压通过外接电源和上拉电阻获得,此时,输出电压u O = U OH。 图9.24(c)给出的是两个OC与非门线与连接起来的逻辑图。其输出为: Y = Y 1·Y 2 = 在图9.24(c)所示电路中,只要R L选得合适,就不会因电流过大而烧坏芯片。因此,实际应用中,必须要合理选取上拉电阻的阻值。 (3)上拉电阻RL的估算 ① R Lmax的计算 将n个OC门线与连接,输出端接有m个与非门作为负载,且每个负载门均有k个输入端,则负载门总输入端个数为g = m k,如图9.25(a)所示。 当所有OC门都为截止状态时,输出电压u O为高电平U OH时,为保证输出高电平U OH不低于规定值,R L不能太大,即R L应有上限值。图9.25(a)所示电路中,流过R L的最小电流为 为了保证输出高电平U OH不低于允许的高电平最小值U OH min,必须保证 ?R L ≤V CC – U OH min 即 (9.10) ② R Lmin的计算 当任何一个OC门处于导通状态时,输出电压uO将变为低电平UOL。而且,应当确保在最不利的情况下——所有负载电流全部流入唯一的一个导通门时,输出低电平仍低于规定值,则RL的阻值不能太小,即RL应有下限值。 根据图9.25(b)所示电路,可求得流过R L的最大电流为 为了保证输出低电平U OL不超过允许低电平的最大值U OLmax,必须保证 ?R L ≥V CC – U OLmax 即 当R Lmax和R Lmin的值确定后,只要根据实际需要在这两个值之间选择一个标称值电阻即可。 例9.4 电路如图2.26所示。已知OC门输出低电平时允许的最大负载电流I OL = 12 mA,输出高电平时的漏电流I OH = 200μA,与非门输入漏电流I IH = 50μA,输入短路电流|I IS|= 1.4 mA,VCC = 5 V。要求OC门输出高电平U OH≥3 V,输出低电平U OL≤0.35 V。 (1)写出OC门输出端Y的逻辑表达式; (2)求上拉电阻R L的取值范围。 (9.11) 解:(1) (2)观察图2.26可知,OC门个数n = 2,负载门个数m = 3,负载门总输入端个数g = 6。根据公式(9.10)和(9.11) 可得: 所以,2.85 kΩ≥R L≥0.6 kΩ。 4.三态门(TSL门) (1)电路结构及逻辑符号 基本的TTL门电路,其输出有两种状态:高电平和低电平。无论哪种输出,门电路的直流输出电阻都很小,都是低阻输出。 TTL三态门又称TSL门(Three State Logic),它有三种输出状态,分别是:高电平、低电平和高阻态(禁止态)。其中,在高阻状态下,输出端相当于开路。三态门是在普通门的基础上,加上使能控制信号和控制电路构成的。图9.27(a)所示是使能端EN低电平有效的三态与非门的电路图及逻辑符号,“EN低电平有效”是指当使能控制端信号EN为低电平时,电路才实现与非逻辑功能,输出高电平及低电平,而当EN为高电平时,输出为高阻无效状态。图9.27(b)是使能端EN高电平有效的三态与非门的电路图及逻辑符号,其EN的有效电平与图9.27(a)正好相反。 (2)应用举例 图9.28所示是三态门应用中的几个例子。 ① 用做多路开关 在图9.28(a)中,两个三态非门是并联的,使能端是整个电路的使能端。当 =0时,G1使能、G2禁止, ;当 = 1时,G1禁止、G2使能, ;G1、G2构成两个开关

文档评论(0)

学习让人进步 + 关注
实名认证
文档贡献者

活到老,学到老!知识无价!

1亿VIP精品文档

相关文档