时序逻辑电路2讲课文档.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4)状态表 * 现在二十八页,总共八十一页。 5)状态图 * 现在二十九页,总共八十一页。 6)波形图 设Q=0(初态),加到输入端A、B的波形如图。 * 现在三十页,总共八十一页。 * 现在三十一页,总共八十一页。 7)功能分析 ☆该电路为串行加法器电路 A——被加数, B——加数 Y——加法和, Q——进位 ☆波形图表示了两个八位二进制数相加得到 和数的过程。 A B Y* 现在三十二页,总共八十一页。 6.3 时序逻辑电路的设计方法 * 现在三十三页,总共八十一页。 一、设计步骤 1. 设定状态 从逻辑功能要求出发,确定输入、输出变量 以及电路的状态数。通常取原因(或条件)为 输入变量,结果为输出变量。 2. 画状态图 这一步是关键。对每一个需要记忆的输入 信息用一个状态来表示,以确定所涉及电路 需多少个状态。此时状态用S0、S1、….来表示。 * 现在三十四页,总共八十一页。 3. 状态化简 消去原始状态中的多余状态以得到最简状态图。 4. 状态编码 给化简后的状态图中的每一个状态赋以二进制码。 二进制码的位数 n等于触发器的个数,它与电路的 状态数m之间应满足: * 现在三十五页,总共八十一页。 5. 选触发器类型 6. 求输出方程、状态方程、驱动方程 7. 画电路图 8. 检查自启动能力 * 现在三十六页,总共八十一页。 二、设计举例 ☆Moore型同步时序电路设计 例1 试设计一个自然态序、带进位输出端的同步 五进制计数器。 解: 1)设定状态,作原始状态图 * 现在三十七页,总共八十一页。 2)状态编码 ∵M=5, ∴取触发器位数 n=3 * 现在三十八页,总共八十一页。 3)编码后状态图 4)选触发器类型 选用3个下降沿触发的JK触发器 * 现在三十九页,总共八十一页。 电路次态/输出( )卡诺图 5)求输出方程、状态方程、驱动方程 方法一: * 现在四十页,总共八十一页。 卡诺图的分解 * 现在四十一页,总共八十一页。 由卡诺图得状态方程和输出方程: 将状态方程变换为JK触发器特性方程 的标准形式,就可以找出驱动方程: * 现在四十二页,总共八十一页。 * 由此可得驱动方程: 现在四十三页,总共八十一页。 方法二: * 现在四十四页,总共八十一页。 * 现在四十五页,总共八十一页。 * 现在四十六页,总共八十一页。 输出方程: 驱动方程: 由特性方程 得状态方程:检查所设计电路是否具有自启动能力 * 现在四十七页,总共八十一页。 6)作电路图 * 现在四十八页,总共八十一页。 7)检查自启动能力 由状态方程可得: 由此表可以看出,电路具有自启动能力。 * 现在四十九页,总共八十一页。 8)完整状态图 * 现在五十页,总共八十一页。 例2 试设计一个模可变递增同步计数器,当控制 信号X=0时为三进制计数,X=1时为四进制计数。 设置一个进位输出端C。 解:1)根据题意画状态图 * 现在五十一页,总共八十一页。 2)状态编码 3)编码后状态转换表 * 现在五十二页,总共八十一页。 * 现在五十三页,总共八十一页。 4)选触发器 ∵M=4, ∴取触发器位数 n=2 使用两个上升沿触发的D触发器 5)求输出方程、驱动方程 * 现在五十四页,总共八十一页。 利用D触发器激励表求驱动方程: * 现在五十五页,总共八十一页。 6)检查自启动能力 由状态方程: 得: 有自启动能力。 7)电路图略 * 现在五十六页,总共八十一页。 ☆Mealy型同步时序电路设计 例:设计一个串行数据检测器,要求连续输入三个或三个以上“1”时输出为1,其余情况下输出为0。 设输入变量为X,输出变量为Y 用X(1位)表示输入数据 用Y(1位)表示输出(检测结果) 解:1)设定状态 * 现在五十七页,总共八十一页。 现在一页,总共八十一页。 优选时序逻辑电路 现在二页,总共八十一页。 组合逻辑电路:t时刻输出仅与t时刻输入有关, 与t以前的状态无关。 时序逻辑电路:t时刻输出不仅与t时刻输入有关, 还与电路过去的状态有关。 一、组合逻辑电路和时序逻辑电路的区别 1、从逻辑功能上看 * 现在三页,总共八十一页。 组合逻辑 电路 组合逻辑电路的框图 时序逻辑电路框图 存储电路主要 由触发器构成 * 现在四页,总共八十一页。 X——外部输入 Y——外部输出 Z——触发器的控制输入 Q——触发器的

文档评论(0)

jessie + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档